《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業(yè)界動態(tài) > Xilinx推出針對OpenCL,、C和 C++的SDAccel開發(fā)環(huán)境

Xilinx推出針對OpenCL、C和 C++的SDAccel開發(fā)環(huán)境

2015-01-22

All Programmable 技術和器件的全球領先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天在2014國際超算大會 (Super Computing 2014) 上宣布推出針對 OpenCL™ C++S DAccel TM 開發(fā)環(huán)境,將單位功耗性能提高達25倍,從而利用 FPGA 實現(xiàn)數(shù)據(jù)中心應用加速,。SDAccel 是賽靈思SDx™系列的最新成員,將業(yè)界首款支持 OpenCL,、 C++ 內(nèi)核任意組合的架構(gòu)優(yōu)化編譯器,、庫,、開發(fā)板完美結(jié)合在一起,在 FPGA 上首次實現(xiàn)了完全類似 CPU/GPU的開發(fā)和運行時間體驗,。

戴爾公司平臺架構(gòu)與技術及 CTO 辦公室執(zhí)行總監(jiān) Robert Hormuth 指出:基于 FPGA的技術有了新的突破,,能支持優(yōu)化的計算應用。在戴爾服務器部署的過程中,,簡化編程是決定采用 FPGA 加速器的關鍵障礙 ,。 毫無疑問,賽靈思開辟了一條正確的道路,,讓開發(fā)人員能夠借助一個軟件環(huán)境,,提高 FPGA 平臺用戶的生產(chǎn)力。

IBM 電源開發(fā)副總裁兼 OpenPOWER 基金會總裁 (IBM vice president of Power Development and OpenPOWER president) Brad McCredie 表示:“IBM 高度贊賞賽靈思致力于實現(xiàn)其 FPGA 軟件可編程性這一發(fā)展方向,。利用 C,、C++ OpenCL 創(chuàng)建優(yōu)化型 FPGA 加速器的高度靈活性和可靠的結(jié)果質(zhì)量,能提升 IBM 為客戶帶來更大價值的能力,。IBM 堅信 OpenCL 對提高生產(chǎn)力大有裨益,,同時我們正在與賽靈思展開緊密合作,將該技術應用到我們的 OpenPOWER 產(chǎn)品設計中,。

首款針對 OpenCL,、 C++ 的架構(gòu)優(yōu)化編譯器

SDAccel 的架構(gòu)優(yōu)化編譯器相對 CPU  GPU,單位功耗性能提高達25倍,,相對其它FPGA 解決方案,,性能和資源效率提高3倍。SDAccel 采用了已被1,000多名程序員廣泛使用的基礎編譯器技術,。SDAccel 充分利用該編譯器的功能,,使軟件開發(fā)人員能夠利用新的或現(xiàn)有的 OpenCLC++ 代碼創(chuàng)建高性能加速器,,并針對計算搜索,、圖像識別、機器學習,、編碼轉(zhuǎn)換,、存儲壓縮和加密等各種數(shù)據(jù)中心應用中的存儲器、數(shù)據(jù)流和流水線技術進行了精心優(yōu)化,。

 FPGA 上首次實現(xiàn)完全類似 CPU/GPU 的開發(fā)體驗

借助 SDAccel,,開發(fā)人員能夠使用其熟悉的工作流程優(yōu)化應用,而且即便之前沒有FPGA 使用經(jīng)驗,,也能受益于 FPGA 平臺的優(yōu)勢,。集成設計環(huán)境 (IDE) 不僅可提供編碼模板和軟件庫,而且還能對各種開發(fā)目標進行編譯、調(diào)試和特性分析,,如在 X86平臺上仿真,、使用快速仿真進行性能驗證以及在 FPGA 處理器上進行本地執(zhí)行等。IDE可在數(shù)據(jù)中心用 FPGA 平臺上執(zhí)行應用,。該平臺配套提供面向所有支持開發(fā)目標的自動儀器插入功能,。此外,SDAccel 還經(jīng)過精心設計,,使 CPU/GPU 開發(fā)人員能夠輕松將其應用遷移到 FPGA 上,,同時還可在他們熟悉的工作流程中維護和復用OpenCL C++代碼,。

綜合全面的 SDAccel 環(huán)境包括編程器用 IDE,、基于C語言的 FPGA 優(yōu)化庫,以及數(shù)據(jù)中心用現(xiàn)成商用 (COTS) 平臺,。

SDAccel 庫包括用于高性能低功耗實現(xiàn)方案的內(nèi)置 OpenCL 函數(shù),、DSP、視頻以及線性代數(shù)庫,。針對特定領域加速,,賽靈思聯(lián)盟合作成員 Auviz Systems 提供了精心優(yōu)化的 OpenCV  BLAS OpenCL 兼容型軟件庫。原有的 COTS 成員包括 Alpha Data,、Convey,、Pico Computing,預計2015年年初還將增加更多成員,。

 FPGA 上首次實現(xiàn)完全與 CPU/GPU 的運行時間體驗

只有 SDAccel 能夠支持帶有多個程序和類似 CPU/GPU 按需可加載計算單元的應用,。與 CPU/GPU 類似,SDAccel 對于 FPGA 解決方案的獨特之處,,在于能夠保持程序轉(zhuǎn)換過程中的系統(tǒng)正常工作,。SDAccel 是業(yè)界唯一能夠創(chuàng)建可在應用運行過程中加載新加速器內(nèi)核的 FPGA 計算單元的環(huán)境。 在整個應用執(zhí)行過程中,,存儲器,、以太網(wǎng)、PCIe®和性能監(jiān)控器等關鍵系統(tǒng)接口和功能均保持工作狀態(tài),。即時可重配置的計算單元可讓多個應用共享 FPGA 加速器,。例如通過對運行系統(tǒng)編程,可支持圖像搜索,、視頻轉(zhuǎn)碼和圖像處理之間的切換,。

供貨情況

賽靈思在美國新奧爾良市舉行的2014國際超算大會上實時演示了 SDAccel 產(chǎn)品。如需了解更多 SDAccel 早期試用版的功能,,敬請聯(lián)系本地的銷售代表,。如欲了解更多詳情,,敬請訪問:http://www.xilinx.com/sdaccel 

該產(chǎn)品基于已發(fā)布的 Khronos 規(guī)范,,有望通過 Khronos 一致性測試過程,。如欲了解有關當前的一致性測試狀態(tài),敬請訪問:http://www.khronos.org/conformance,。

2014 1118 -- 客戶證言

Xilinx宣布推出針對OpnCLC C++SDAccel開發(fā)環(huán)境,,將數(shù)據(jù)中心的單位功耗性能提高達25

戴爾公司平臺架構(gòu)與技術及 CTO 辦公室執(zhí)行總監(jiān) Robert Hormuth 指出:基于 FPGA的技術有了新的突破,,能支持優(yōu)化的計算應用。在戴爾服務器部署的過程中,,簡化編程是決定采用 FPGA 加速器的關鍵障礙 ,。 毫無疑問,賽靈思開辟了一條正確的道路,,讓開發(fā)人員能夠借助一個軟件環(huán)境,,提高 FPGA 平臺用戶的生產(chǎn)力。

IBM電源開發(fā)副總裁兼 OpenPOWER 基金會總裁 (IBM vice president of Power Development and OpenPOWER president) Brad McCredie 表示:“IBM 高度贊賞賽靈思致力于實現(xiàn)其 FPGA 軟件可編程性這一發(fā)展方向,。利用 C,、C++ OpenCL 創(chuàng)建優(yōu)化型 FPGA 加速器的高度靈活性和可靠的結(jié)果質(zhì)量,能提升 IBM 為客戶帶來更大價值的能力,。IBM 堅信 OpenCL 對提高生產(chǎn)力大有裨益,,同時我們正在與賽靈思展開緊密合作,將該技術應用到我們的 OpenPOWER 產(chǎn)品設計中,。

Keysight Technologies 公司 Keysight 實驗室副總裁兼總監(jiān) Steve Newton 表示:作為賽靈思的長期客戶,,我們對于賽靈思推出 SDAccel 而帶來的突破性技術感到激動不已。我們非常期待使用這款產(chǎn)品并讓我們的新一代產(chǎn)品受益于 OpenCL 異構(gòu)計算環(huán)境,。

Alpha Datas  CEO Adam Smith 表示:“Alpha Data 的高性能,、半長、半高 ADM-PCIE-7V3 Virtex-7 FPGA 電路板可為賽靈思面向 OpenCL,、 C++ SDAccel 開發(fā)環(huán)境提供有力支持,。SDAccel 與我們電路板的完美組合能夠讓 OpenCL 應用開發(fā)人員在數(shù)據(jù)中心數(shù)據(jù)處理、系統(tǒng)建模和市場分析等應用中實現(xiàn)最理想的單位功耗性能,。

Auviz Systems 創(chuàng)始人兼 CEO Nagesh Gupta 表示:“Auviz Systems 面向開發(fā)人員提供的基于 C 語言的 FPGA 優(yōu)化庫可與賽靈思 SDAccel 加速開發(fā)環(huán)境配合使用,。Auviz使用 SDAccel 架構(gòu)優(yōu)化編譯器成功創(chuàng)建 OpenCV 庫,不僅可大幅提高開發(fā)人員的生產(chǎn)力,,同時在 FPGA 上實現(xiàn)了比 CPU  GPU 更加出色的性能,。

Convey Computer Corporation  CEO Bruce Toal 表示:“Convey Wolverine 協(xié)處理器與賽靈思面向 OpenCL C++  SDAccel 開發(fā)環(huán)境這樣的高級編程工具配合使用,,能夠?qū)崿F(xiàn)高性能的數(shù)據(jù)中心應用加速功能,?;?/span> FPGA 的加速器可減少數(shù)據(jù)中心部署的系統(tǒng)平臺數(shù)量并降低功耗,從而將性價比提高到新的水平,。

Pico Computing  CEO Jalme Cummins 表示:“Pico Computing 模塊化,、高度可擴展、基于 FPGA  HPC 系統(tǒng)支持賽靈思 SDAccel 加速開發(fā)環(huán)境,,能為賽靈思支持的所有器件系列提供最佳性能,,堪稱從事成像、生物信息學,、聯(lián)網(wǎng),、學術和其它高性能計算應用的 OpenCL 開發(fā)人員的理想選擇。

關于SDx

SDx 是面向系統(tǒng)和軟件工程師的一系列開發(fā)環(huán)境,。SDx 讓具備較少甚至沒有 FPGA 專業(yè)知識的開發(fā)人員也能夠利用高級編程語言充分發(fā)揮可編程硬件和業(yè)界標準處理器的功能優(yōu)勢,。如欲了解更多詳情,敬請訪問: http://www.xilinx.com/sdx ,。

關于賽靈思

賽靈思是 All Programmable 器件,、SoC  3D IC 的全球領先供應商。賽靈思公司行業(yè)領先的產(chǎn)品與新一代設計環(huán)境以及 IP 核完美地整合在一起,,可滿足客戶對可編程邏輯乃至可編程系統(tǒng)集成的廣泛需求,。如需了解更多信息,敬請訪問賽靈思中文網(wǎng)站:http://china.xilinx.com/  ,。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章,、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者,。如涉及作品內(nèi)容、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]