《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 業(yè)界動態(tài) > IBM在硅上“嫁接”化合物半導(dǎo)體

IBM在硅上“嫁接”化合物半導(dǎo)體

2015-06-15

       IBM公司的瑞士蘇黎世研究所開發(fā)出了可在硅元件上生長出幾乎沒有晶體缺陷的化合物半導(dǎo)體晶體納米線的技術(shù),。

QQ截圖20150614194639.png

  納米線的SEM圖,利用TASE技術(shù)、像嫁接一樣在硅納米線上制作而成的化合物半導(dǎo)體單晶硅組成納米線,。硅部分用綠色表示,化合物半導(dǎo)體部分用紅色表示,。(圖片:海因茨·施密德/IBM)(點擊放大)

  這可以說是一種雖然以Si/CMOS技術(shù)為基礎(chǔ),,卻無需依靠微細(xì)化就能提高半導(dǎo)體性能的方法。IBM將其定位于可延續(xù)摩爾定律的技術(shù),,同時也將其視為一項有望實現(xiàn)可在硅上形成光學(xué)電路的硅光子的技術(shù),。

  IBM此次開發(fā)的技術(shù)名為“模板輔助選擇性外延”(Template-Assisted Selective Epitaxy,TASE”,,是像嫁接一樣在SOI(silicon-on-insulator,,絕緣體上硅片)基板上形成的硅納米線(NW)上形成III-V族化合物半導(dǎo)體NW的技術(shù)。具體方法是,,先在SOI晶圓上形成一種模板,,然后像鑄造一樣,讓化合物半導(dǎo)體流入模板,,使其晶體生長,。IBM已于2013年發(fā)布了采用這種TASE技術(shù)在基板上垂直形成化合物半導(dǎo)體NW的技術(shù),而此次是在基板上平行形成NW,。

  化合物半導(dǎo)體NW的形成方法大致有以下幾個步驟:(1)在(100)晶面SOI基板上形成25~50nm厚的硅層,,并采用電子束光刻技術(shù)形成圖案,然后再形成形狀幾乎與最終形成的NW相同的硅NW,。

 ?。?)采用原子層沉積(ALD)技術(shù)在硅NW上形成30nm厚的SiO2層。不過,,NW的頂端要預(yù)先采用蝕刻等技術(shù)除去SiO2,。其他SiO2層則會變成化合物半導(dǎo)體NW的模板。

  (3)采用蝕刻法從(2)的開口部除去模板中的部分硅NW,。剩余的硅結(jié)晶面變成(111)晶面,。然后,采用有機金屬化學(xué)氣相沉積法(MOCVD)讓化合物半導(dǎo)體的晶體在模板中生長,。

 ?。?)利用氟化氫(HF)水溶液蝕刻去除之前變成模板的SiO2。通過以上步驟,,便會得到一種好像在硅NW末端嫁接了化合物半導(dǎo)體NW一樣的元件,。

  據(jù)相關(guān)論文介紹,采用該技術(shù)在SOI晶圓上制作的化合物半導(dǎo)體NW具有非常高的結(jié)晶品質(zhì),。比如砷化銦(InAs)NW,,運用霍爾效應(yīng)測量法獲得的載流子遷移率在室溫下高達(dá)5400cm2/Vs。論文稱,,“這有力地證明,,制作出來的NW幾乎沒有晶體缺陷”。論文的第一作者,、IBM蘇黎世研究所研究員海因茨·施密德(Heinz Schmid)也認(rèn)為,,“沒有缺陷是該技術(shù)有別于在硅晶圓上讓化合物半導(dǎo)體晶體生長的其他技術(shù)的關(guān)鍵點”。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]