《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 通信與網(wǎng)絡(luò) > 業(yè)界動態(tài) > 新CEVA-X 業(yè)界最高效的基帶應(yīng)用處理器架構(gòu)

新CEVA-X 業(yè)界最高效的基帶應(yīng)用處理器架構(gòu)

2016-02-24
關(guān)鍵詞: CEVA 機(jī)器通信 智能連接 BTB

  ·新的DSP架構(gòu)充分考慮了控制流程處理和數(shù)字信號處理的需求,,可用于高端智能手機(jī),、機(jī)器通信和無線連接芯片設(shè)計

  ·可擴(kuò)展VLIW/SIMD架構(gòu)支持定點和浮點運(yùn)算,,提供無與倫比的性能和能效

  ·引入創(chuàng)新的調(diào)制解調(diào)器架構(gòu)設(shè)計,,將DSP、協(xié)處理器,、硬件加速器,、存儲器和系統(tǒng)接口等設(shè)計更好的整合在一起

  ·新型CEVA-X系列針對2G/3G/4G/5G調(diào)制解調(diào)器的multi-RAT多載波PHY控制處理器系列,CEVA-X4是其中的首款產(chǎn)品

  專注于智能連接設(shè)備的全球領(lǐng)先信號處理IP授權(quán)許可廠商CEVA公司推出新型CEVA-X DSP 架構(gòu)框架,,重新定義了基帶應(yīng)用中控制和數(shù)據(jù)平面處理的性能和能效,。憑借CEVA在基帶處理器上有深厚的積累(迄今已有超過60億設(shè)備內(nèi)建了CEVA的處理器技術(shù)),新的CEVA-X架構(gòu)可以勝任日益復(fù)雜的基帶設(shè)計,,適用于廣泛的應(yīng)用場景,,包括LTE-Advanced 物理層控制、機(jī)器通信(MTC)和無線連接技術(shù)等,。

  新型CEVA-X使用可擴(kuò)展的VLIW/SIMD架構(gòu),、高達(dá)128位SIMD、可變流水線長度和支持定點運(yùn)算和浮點運(yùn)算,。與前一代CEVA-X相比,,新型CEVA-X可以提供2倍以上的DSP性能,而功耗卻低50%,。這種架構(gòu)還包括專用32位零延遲指令集架構(gòu)(Instruction Set Architecture, ISA),、32位硬件除法和乘法,、動態(tài)分支預(yù)測和超快上下文轉(zhuǎn)接,以提供現(xiàn)代基帶設(shè)計要求的高效控制處理,。

  CEVA-X4 – Multi-RAT PHY控制處理器

  CEVA-X4是基于新型CEVA-X DSP架構(gòu)的首款內(nèi)核,,瞄準(zhǔn) 2G/3G/4G/5G基帶中multi-RAT多載波P物理層控制處理中最復(fù)雜的工作負(fù)荷。

  Linley Group的高級分析員Mike Demler評論道:“由于業(yè)界采用LTE Advanced Pro,,并有望達(dá)到1Gbps的蜂窩下載速度,,因此,目前的調(diào)制解調(diào)器架構(gòu)將需要進(jìn)行全面革新,,以滿足目前嚴(yán)格的性能和功率限制要求,。CEVA利用這種新的基帶處理器架構(gòu),將其高性能DSP與實時控制能力有效結(jié)合,,以處理整個基帶系統(tǒng),,從而應(yīng)對這種需求,。此外,,CEVA-X4利用其先進(jìn)的特點,如并行處理高達(dá)5個載波分量,,為客戶提供邁向5G的路線圖,。”

  CEVA-X4專為解決新一代調(diào)制解調(diào)器設(shè)計中面臨的三個最關(guān)鍵挑戰(zhàn)而設(shè)計:

  ·高效控制處理:對于多載波聚合來說,,L1 PHY控制處理顯著增加,。例如,并行處理高達(dá)5個載波分量和在多個載波上順序處理多個PHY控制任務(wù),,需要新一代Rel-13 LTE Advanced Pro調(diào)制解調(diào)器,。

  ·強(qiáng)大的DSP處理:需要顯著提高DSP的性能以支持繁重的LTE工作負(fù)荷,包括逐個信道測量,、校正和解碼,,以及其他RAT標(biāo)準(zhǔn)。

  ·先進(jìn)的系統(tǒng)控制:為了以較低的延時限制方式處理系統(tǒng)中的多個加速器,、DSP和共處理器,,需要開展復(fù)雜的系統(tǒng)調(diào)度和數(shù)據(jù)通信管理。

  為了應(yīng)對這些挑戰(zhàn),,CEVA-X4以高效方式組合了一組獨(dú)特的基帶優(yōu)化特點和功能,,這種128位寬 VLIW/SIMD處理器在4個相同的標(biāo)量處理單元(SPU)中具有8個MAC,并有10段流水線,,且采用16nm工藝以1.5GHz運(yùn)行,,從而實現(xiàn)每秒160億次運(yùn)算(GOPS)。處理器的高效控制特性包括整數(shù)流水線,、帶有硬件除法和乘法的全面32位RISC ISA及分支目標(biāo)緩沖器(BTB),,CoreMark / MHz評分為4.0分,,比目前智能手機(jī)中使用的最成熟內(nèi)部DSP高60%(每線程)。

  對于系統(tǒng)控制來說,,CEVA-X4利用創(chuàng)新性的CEVA-Connect?技術(shù)協(xié)調(diào)整個PHY系統(tǒng),,包括DSP、共處理器,、加速器,、存儲器和系統(tǒng)界面,為調(diào)制解調(diào)器設(shè)計提供了一種整體方法,。它配備了專用硬件共處理器接口,,引入了無需軟件干預(yù)的自動數(shù)據(jù)和控制通信管理機(jī)制。其存儲器子系統(tǒng)支持先進(jìn)的非阻塞2-way或4-way Cache機(jī)制,,并具有硬件和軟件預(yù)取能力,。

  CEVA無線業(yè)務(wù)部門副總裁兼總經(jīng)理Michael Boukaya評論道:“構(gòu)建現(xiàn)代基帶非常復(fù)雜,需要一種新的方法來解決系統(tǒng)設(shè)計的瓶頸,。CEVA-X4幫助授權(quán)客戶開發(fā)最簡化多模調(diào)制解調(diào)器系統(tǒng)架構(gòu),,以實現(xiàn)DSP和控制處理的完美平衡。CEVA-X4比前一代PHY控制DSP實現(xiàn)了巨大改進(jìn),,是我們二十多年以來在該行業(yè)積累了深厚基帶專業(yè)技術(shù)的體現(xiàn),,確保CEVA-X4能完美滿足下一代4G和5G標(biāo)準(zhǔn)的最苛刻要求?!?/p>


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章,、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118,;郵箱:aet@chinaaet.com。