《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > EDA與制造 > 解決方案 > SPARC:用于先進(jìn)邏輯和 DRAM 的全新沉積技術(shù)

SPARC:用于先進(jìn)邏輯和 DRAM 的全新沉積技術(shù)

以新型碳化硅薄膜提高邏輯器件性能,,優(yōu)化 DRAM 架構(gòu)
2022-10-14
作者:泛林集團(tuán)公司副總裁兼電介質(zhì)原子層沉積產(chǎn)品總經(jīng)理 Aaron Fellis
來(lái)源:泛林集團(tuán)

1.jpg

芯片已經(jīng)無(wú)處不在:從手機(jī)和汽車(chē)到人工智能的云服務(wù)器,所有這些的每一次更新?lián)Q代都在變得更快速,、更智能,、更強(qiáng)大,。創(chuàng)建更先進(jìn)的芯片通常涉及縮小晶體管和其他組件并將它們更緊密地封裝在一起。然而,,隨著芯片特征變得更小,,現(xiàn)有材料可能無(wú)法在所需厚度下實(shí)現(xiàn)相同性能,從而可能需要新的材料,。

泛林集團(tuán)發(fā)明了一種名為 SPARC 的全新沉積技術(shù),,用于制造具有改進(jìn)電絕緣性能的新型碳化硅薄膜,。重要的是,它可以沉積超薄層,,并且在高深寬比的結(jié)構(gòu)中保持性能,,還不受工藝集成的影響,可以經(jīng)受進(jìn)一步處理,。SPARC 將泛林無(wú)與倫比的等離子技術(shù)與化學(xué)和工藝工程相結(jié)合,,實(shí)現(xiàn)了先進(jìn)邏輯和 DRAM 集成設(shè)計(jì)的進(jìn)一步發(fā)展。

提高邏輯器件性能

SPARC 的一個(gè)關(guān)鍵邏輯應(yīng)用是 FinFET 間隔層。如下面的流程所示,間隔膜沉積在前置結(jié)構(gòu)的柵極和鰭上,。薄膜必須遵循現(xiàn)有結(jié)構(gòu)的精確輪廓,,并保持厚度一致(結(jié)構(gòu)均勻性)。它還必須對(duì)下面的層具有出色的附著力,且沒(méi)有針孔或其他缺陷。此外,除了在柵極側(cè)壁的所需位置外,,它還必須易于從其他任何地方移除。

proxy2.png 

薄膜本身就有要求,。隨著晶體管按比例縮小,,柵極模塊中的電容耦合會(huì)增加,從而降低整體晶體管的性能,。SPARC 碳化物薄膜是電絕緣性能更佳的新型材料的絕佳例子,,即所謂的“低k薄膜”,用于最大限度地減少這種耦合?,F(xiàn)有的低k薄膜通常很脆弱,,無(wú)法承受后續(xù)步驟中使用的強(qiáng)烈的化學(xué)物質(zhì),因而會(huì)導(dǎo)致整體芯片性能不佳,。

泛林的 SPARC 技術(shù)可提供均勻,、堅(jiān)固的低k薄膜,其厚度和特征內(nèi)部的成分都是均勻的,。SPARC 薄膜被輕柔地沉積,,沒(méi)有直接的等離子體對(duì)下面的敏感器件造成損壞,它通過(guò)使用由具有遠(yuǎn)程等離子體和新型前驅(qū)體的獨(dú)特反應(yīng)器產(chǎn)生的自由基來(lái)實(shí)現(xiàn),。與直接等離子體增強(qiáng)原子層沉積 (ALD) 薄膜不同,,它可以輕松調(diào)整薄膜成分,以更好地預(yù)防損壞,,優(yōu)化干法或濕法刻蝕的選擇性,。得到的薄膜很薄、無(wú)針孔,并且可以在芯片制造過(guò)程的其余環(huán)節(jié)保持正確的硅碳 (Si-C) 鍵合結(jié)構(gòu),,從而保持其介電性能和堅(jiān)固,。

隨著全包圍柵極 (GAA) 架構(gòu)的出現(xiàn),泛林 SPARC 技術(shù)的價(jià)值變得愈加明顯,。新的內(nèi)部間隔層應(yīng)用需要一種材料來(lái)降低器件的寄生電容——即降低器件之間的干擾,。該薄膜還必須在硅鍺溝道釋放過(guò)程中作為外延處理的源極/漏極的保護(hù)層。SPARC 沉積的薄膜為該應(yīng)用帶來(lái)了關(guān)鍵特性,,包括低k值,,均勻性,高圖形負(fù)載,,均勻厚度,,對(duì)硅基、氧化物,、碳類(lèi)型材料的出色刻蝕選擇性,以及器件中的極低泄漏,。

proxy3.png 

同樣有利于 DRAM 架構(gòu) 

隨著器件的微縮,,工程師們不斷努力減少位線和電容器觸點(diǎn)之間的電容,以保持良好的信號(hào)/噪聲進(jìn)行位感應(yīng),。位線深寬比的增加也使傳統(tǒng)的沉積方法難以成功,。位線電容的一個(gè)重要組成部分是位線和存儲(chǔ)節(jié)點(diǎn)觸點(diǎn) (SNC) 之間的耦合,隨著單位面積封裝越來(lái)越多的器件以降低 DRAM 成本和增加密度,,該耦合正在增加,。為了減少這種耦合,自 1x nm 技術(shù)節(jié)點(diǎn)以來(lái),,SPARC 沉積的低k間隔材料至關(guān)重要,。

proxy4.png

理想的低k薄膜

使用 SPARC 或單個(gè)前驅(qū)體活化自由基腔室技術(shù)制造的碳化硅氧化物 (SiCO) 薄膜具備密度大、堅(jiān)固耐用,、介電常數(shù)低 ~ 3.5-4.9,、泄漏率低、厚度和成分共形性極佳等特點(diǎn),。在 250°C 至 600°C 的廣泛溫度范圍內(nèi),,碳完全交聯(lián),末端甲基極少甚至沒(méi)有,,與其他薄膜(如SiOC,、SiOCN 或 SiCN)相比,該薄膜具有熱穩(wěn)定性和化學(xué)穩(wěn)定性,。

在 SPARC SiCO 系列中,,遠(yuǎn)程等離子體、獨(dú)特的前驅(qū)體和工藝空間可實(shí)現(xiàn)廣泛的成分調(diào)整。此外,,這些 SPARC SiCO 薄膜在稀氫氟酸和熱磷酸等典型濕法化學(xué)物質(zhì)中的 WER(濕法刻蝕速率)為零,,因此還提供近乎無(wú)限的濕法刻蝕選擇性。這些薄膜也是連續(xù)的且無(wú)針孔的,,厚度低于普通替代的一半,。

由于這些特性,SPARC SiCO 薄膜在某些間隔物應(yīng)用中實(shí)現(xiàn)厚度最小化,,是個(gè)很有吸引力的選擇,。鑒于其對(duì)高深寬比堆棧材料的顯著濕法選擇性或等離子體損傷預(yù)防,這些薄膜能夠形成氣隙,,減少電容耦合,,并保護(hù)高深寬比堆棧中容易氧化或損壞的工藝元件。SPARC 技術(shù)已被領(lǐng)先技術(shù)節(jié)點(diǎn)的所有主要邏輯/代工廠和 DRAM 制造商采用,。隨著集成度和性能擴(kuò)展挑戰(zhàn)的提升以及深寬比的提高,,下一個(gè)節(jié)點(diǎn)應(yīng)用程序空間預(yù)計(jì)將增加。

 


 


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無(wú)法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容,、版權(quán)和其它問(wèn)題,請(qǐng)及時(shí)通過(guò)電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。