《電子技術(shù)應用》
您所在的位置:首頁 > 模擬設計 > 業(yè)界動態(tài) > 瀾起科技率先試產(chǎn)DDR5時鐘驅(qū)動器CKD芯片

瀾起科技率先試產(chǎn)DDR5時鐘驅(qū)動器CKD芯片

2024-04-10
來源:IT之家
關(guān)鍵詞: 瀾起科技 DDR5 時鐘驅(qū)動器

4 月 10 日消息,,瀾起科技宣布在業(yè)界率先試產(chǎn) DDR5 第一子代時鐘驅(qū)動器芯片(簡稱 CKD),,該產(chǎn)品應用于新一代客戶端內(nèi)存,,旨在提高內(nèi)存數(shù)據(jù)訪問的速度及穩(wěn)定性,,以匹配日益提升的 CPU 運行速度及性能。

3c6bf194-ee11-4d44-9182-3d6525e6eb24.png

此前,,時鐘驅(qū)動功能一直集成于寄存時鐘驅(qū)動器(RCD)芯片上,在服務器 RDIMM 或 LRDIMM 模組上使用,,并未部署到 PC 端,。進入 DDR5 世代,當數(shù)據(jù)速率達到 6400 MT/s及以上時,,對于客戶端內(nèi)存模組來說,,時鐘驅(qū)動器(CKD)芯片也成為必不可少的器件。

瀾起科技的 CKD 芯片主要應用于 DDR5 客戶端內(nèi)存模組 CUDIMM,、CSODIMM 和 CAMM,,用來緩沖客戶端中央處理器和 DRAM 之間的時鐘信號,提升高速時鐘信號的完整性和可靠性,。

據(jù)介紹,,該款芯片符合 JEDEC DDR5CKD01 標準,支持的數(shù)據(jù)速率可達 7200 MT/s,。芯片支持雙邊帶總線地址訪問及 I2C,、I3C 接口。通過配置寄存器,,該芯片可改變其輸出信號特性以匹配不同 DIMM 的網(wǎng)絡拓撲,,還可通過禁用未使用的輸出信號以降低功耗。

從公告中獲悉,,瀾起科技已與業(yè)界主流客戶端 CPU,、內(nèi)存廠商展開合作,,并已開始批量供貨給內(nèi)存廠商,。


雜志訂閱.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]