《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 業(yè)界動態(tài) > 詳解AMD Zen5銳龍AI 300內(nèi)核布局圖

詳解AMD Zen5銳龍AI 300內(nèi)核布局圖

12個同構“大小核”
2024-07-30
來源:快科技

7月30日消息,AMD新一代銳龍AI 300筆記本已經(jīng)陸續(xù)發(fā)布上市,,有神通廣大的網(wǎng)友公布了一張新U的內(nèi)核布局圖,,更有大神逐一做了標注,CPUGPU,、NPU等各個單元模塊清晰可見,。

1.png

首先,Strix Point的核心面積約為18.71x12.06=225.64平方毫米,,相比于上一代首次采用“同構大小核”設計的Pheonix2 15.01×9.06=135.99平方毫米,,驟然增大了約66%,畢竟CPU,、GPU,、NPU的規(guī)模都大大擴充了。

圖中左側是CPU區(qū)域,,可以看到上方四個Zen5核心,、每核心1MB二級緩存、共享16MB三級緩存,,下方分為兩排的八個Zen5c核心,、每核心1MB二級緩存、共享8MB三級緩存,。

甚至每個核心內(nèi)部的不同模塊,,也做了大致的猜測,包括分支預測,、指令預取,、整數(shù)執(zhí)行、浮點單元,、載入與存儲,、緩存等。

2.jpg

雖然也是“大小核”,,但是Zen4/Zen4c,、Zen5/Zen5c都是完全相同的架構、IPC性能,、ISA指令集,,只是做了一些三級緩存、性能的精簡,,系統(tǒng)和軟件調(diào)度無需考慮其差異,,這也Intel的異構大小核完全不同。

另外,,Zen5,、Zen5c各自的三級緩存理論上可以彼此共享,但會增加延遲,,因此AMD通過Windows系統(tǒng)調(diào)度,,盡可能地讓每一部分核心只訪問自己的三級緩存,。

3.jpg

靠右側是GPU區(qū)域,可以看到八組WGP,,每組有兩個CU單元,,一共16個(1024個流處理器),還能看到512KB一級緩存,、2MB二級緩存,、原語單元與光柵化單元、四個渲染后端(RB+),,以及右方的多媒體引擎,、上方的顯示引擎。

右上角是NPU區(qū)域,,包括8×4布局的AI核心模塊,、8個內(nèi)存模塊,以及NPU控制邏輯單元與緩存,,占了相當一部分面積,。

在芯片的邊緣部分,排列著DDR5-5600/LPDDR5X-7500內(nèi)存控制器與PHY物理層,、顯示物理層,、USB4/3/2物理層、PCIe 4.0 x4物理層,,等等。


Magazine.Subscription.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點。轉載的所有的文章,、圖片,、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者,。如涉及作品內(nèi)容,、版權和其它問題,請及時通過電子郵件或電話通知我們,,以便迅速采取適當措施,,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。