如圖所示為增益可編程低噪聲差動(dòng)放大電路,。該電路由兩部分組成:第一級(jí)差動(dòng)輸入由兩片高精度低噪聲運(yùn)放OPA27構(gòu)成,,第二級(jí)由數(shù)控增益編程儀用放大器PGA203構(gòu)成。 總增益Av與A0,、A1的對(duì)應(yīng)關(guān)系:
OPA27集成芯片的主要參數(shù)(典型值):
OPA37構(gòu)成的增益可編程低噪聲差動(dòng)放大器
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2