頭條 Altera被曝將易主銀湖資本 2 月 19 日消息,,彭博社今天(2 月 19 日)發(fā)布博文,,報(bào)道稱私募巨頭銀湖資本(Silver Lake Management)正與英特爾進(jìn)行深入談判,計(jì)劃收購其可編程芯片部門 Altera 的多數(shù)股權(quán)。 最新資訊 強(qiáng)悍的A64FX為Arm服務(wù)器打了一針強(qiáng)心劑 在全球超算領(lǐng)域,,中美一直在爭奪算力第一的位置,,此外,日本和歐洲是兩股重要力量。而在超級計(jì)算機(jī)的核心——處理器方面,,也是八仙過海,各顯神通,,特別是在處理器架構(gòu)方面,,業(yè)界有著不同的路線。 發(fā)表于:8/31/2018 NVIDIA Tensor Core深度學(xué)習(xí)核心解析:全是干貨 不久前,,NVIDIA在SIGGRAPH 2018上正式發(fā)布了新一代GPU架構(gòu)——Turing(圖靈),,黃仁勛稱Turing架構(gòu)是自2006年CUDA GPU發(fā)明以來最大的飛躍。 發(fā)表于:8/31/2018 由應(yīng)用驅(qū)動的電力電子市場,,功率器件市場將大有可為 電動汽車/混合動力汽車(EV/HEV),、電機(jī)驅(qū)動器,、計(jì)算和存儲,推動了從器件到無源,、封裝和集成的電力電子市場增長,。 發(fā)表于:8/30/2018 不再使用人眼評估,,你訓(xùn)練的GAN還OK嗎? 生成對抗網(wǎng)絡(luò)(GAN)是當(dāng)今最流行的圖像生成方法之一,但評估和比較 GAN 產(chǎn)生的圖像卻極具挑戰(zhàn)性,。之前許多針對 GAN 合成圖像的研究都只用了主觀視覺評估,,一些定量標(biāo)準(zhǔn)直到最近才開始出現(xiàn)。本文認(rèn)為現(xiàn)有指標(biāo)不足以評估 GAN 模型,,因此引入了兩個(gè)基于圖像分類的指標(biāo)——GAN-train 和 GAN-test,,分別對應(yīng) GAN 的召回率(多樣性)和精確率(圖像質(zhì)量)。 發(fā)表于:8/27/2018 學(xué)界 | Hinton提出的經(jīng)典防過擬合方法Dropout,,只是SDR的特例 Hinton 等人提出的 Dropout 方案在避免神經(jīng)網(wǎng)絡(luò)過擬合上非常有效,,而本文則提出,,Dropout 中的按概率刪除神經(jīng)元的原則只是二項(xiàng)隨機(jī)變量的特例。 發(fā)表于:8/27/2018 西門子Simatic S7-200 Smart PLC,,讓智能車庫停車,不再難 西門子Simatic S7-200 Smart PLC,讓智能車庫停車,,不再難 發(fā)表于:8/27/2018 東芝啟動通過UL508認(rèn)證的工業(yè)控制設(shè)備光繼電器的出貨 東京-- 東芝電子元件及存儲裝置株式會社(“東芝”)下列八款光繼電器產(chǎn)品獲得了美國安全標(biāo)準(zhǔn)UL508認(rèn)證:4引腳SO6封裝系列“TLP172GM”,、“TLP176AM”和“TLP3122A”以及DIP4封裝系列“TLP240A”、“TLP240D”,、“TLP240G”,、“TLP240GA”和“TLP240J”。 發(fā)表于:8/27/2018 東芝基于Arm Cortex-M3且具備先進(jìn)功能的低功耗微控制器 東京-- 東芝電子元件及存儲裝置株式會社(“東芝”)面向消費(fèi)設(shè)備和工業(yè)設(shè)備推出“M3H族”微控制器,,成功擴(kuò)大其基于Arm® Cortex®-M的“TXZ?系列”微控制器的產(chǎn)品陣容,。 該新微控制器目前已批量生產(chǎn)。 發(fā)表于:8/27/2018 基于CPLD的高精度全數(shù)字鎖相環(huán) 針對由電力系統(tǒng)工頻信號頻率波動導(dǎo)致的不能同步采樣從而影響電參量測量精度的問題,,提出以74HC297為核心設(shè)計(jì)高精度的全數(shù)字鎖相環(huán)(ADPLL)電路,,實(shí)現(xiàn)精密跟蹤鎖定待測信號頻率和相位,并在CPLD中實(shí)現(xiàn),。本文推導(dǎo)ADPLL在頻率跳變時(shí)的鎖定時(shí)間表達(dá)式,,分析影響鎖定速度和精度的相關(guān)因素。給出實(shí)驗(yàn)波形和數(shù)據(jù),,實(shí)驗(yàn)結(jié)果表明,,該ADPLL的鎖定精度至少達(dá)到0.000 2 Hz以上。 發(fā)表于:8/27/2018 基于查表結(jié)構(gòu)的指紋增強(qiáng)電路設(shè)計(jì) 增強(qiáng)運(yùn)算是指紋預(yù)處理中的關(guān)鍵步驟,,在以往算法的基礎(chǔ)上加以改進(jìn),,設(shè)計(jì)了一種基于查表結(jié)構(gòu)的硬件電路,提高了運(yùn)算速度,,同時(shí)節(jié)約了硬件資源,。用Verilog硬件描述語言對電路進(jìn)行RTL(Register Transistor Level)建模,并編寫測試模型對電路進(jìn)行仿真,。通過測試結(jié)果可知,,電路運(yùn)算速度快,是等條件下通用處理器運(yùn)算速度的10倍以上,;增強(qiáng)后為二值化指紋圖,,減少了預(yù)處理的步驟與時(shí)間;其優(yōu)越的增強(qiáng)效果,,保證了后續(xù)的指紋特征提取與識別的正確率,。該增強(qiáng)電路可作為IP核應(yīng)用在指紋識別集成電路中。 發(fā)表于:8/27/2018 ?…74757677787980818283…?