萊迪思參考設(shè)計實現(xiàn)了圖像信號處理器(ISP)與APTINA HiSPi CMOS傳感器的連接 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布全面支持使用LatticeXP2TM FPGA的Aptina的高速串行像素接口(HiSPi),。LatticeXP2 HiSPi橋參考設(shè)計實現(xiàn)了任意帶有傳統(tǒng)CMOS并行總線的圖像信號處理器(ISP)與Aptina HiSPi CMOS傳感器的連接。HiSPi橋解決方案是使用更高分辨率和更高的幀速率的CMOS傳感器的理想選擇,如安防攝像、汽車應(yīng)用、高端消費攝像和其他攝像應(yīng)用等,。
Aptina公司高級行業(yè)/業(yè)務(wù)拓展部經(jīng)理,Cliff Cheng說道,“這是繼廣受歡迎的采用Aptina MT9M024傳感器的HDR-60攝像機開發(fā)套件后,,我們和萊迪思第二次成功合作的項目。我們很高興能與萊迪思再次合作,。這款新的基于LatticeXP2 FPGA的HiSPi橋芯片對于希望采用Aptina的高分辨率,、高性能圖像傳感器的客戶而言是非常有用的。”
免費的HiSPi橋參考設(shè)計支持所有Aptina HiSPi模式的規(guī)范,,并可從www.latticesemi.com/sensorbridge查閱,。用戶可以下載任何通用的HiSPi接口設(shè)計,或使用HiSPi配置工具來生成其所需的特定HiSPi橋,。LatticeXP2 FPGA支持1至4條高達700Mpbs 的HiSPi數(shù)據(jù)通道,。支持的HiSPi格式包括Packetized-SP、Streaming-SP,、Streaming-S或ActiveStart-SP8,。HiSPi橋也設(shè)計成用于提供線性或HDR模式下的傳感器支持,。并行總線接口到ISP是10到16位可配置的并且電壓幅度可設(shè)為1.8至3.3v。
萊迪思業(yè)務(wù)發(fā)展總監(jiān),,Ted Marena 說道,,“我們相信客戶會覺得這是一個極具吸引力的設(shè)計解決方案,因為LatticeXP2 FPGA是一款非易失性,、單芯片,、低功耗器件,采用小型8×8mm的封裝和商業(yè),、工業(yè)以及符合AECQ- 100的汽車溫度級,。這款傳感器橋進一步表明了萊迪思致力于與攝像、圖像和視頻應(yīng)用中的CMOS傳感器和ISP供應(yīng)商的合作,。”
關(guān)于LatticeXP2 FPGA系列
LatticeXP2系列將基于查找表(LUT)的FPGA結(jié)構(gòu)與閃存非易失單元相結(jié)合,,提供了業(yè)界最小尺寸基于SRAM的非易失性FPGA。flexiFLASH™方式提供了許多優(yōu)點,,諸如:瞬時上電工作,、小的芯片面積、采用嵌入式存儲器塊的片上存儲器,、串行TAG存儲器和最高的設(shè)計安全性,。LatticeXP2器件還支持采用萊迪思獨特的TransFR™技術(shù)的現(xiàn)場更新、128位的AES設(shè)計加密以及雙引導(dǎo)技術(shù),。該系列包括五款器件,,從5K到40K LUT,并擁有各種封裝,。所有LatticeXP2 FPGA都已全面量產(chǎn)并已經(jīng)批量出貨了三年,。