《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > 可編程邏輯 > 解決方案 > CY8C38 PSoC處理器開發(fā)方案

CY8C38 PSoC處理器開發(fā)方案

2012-05-08
關(guān)鍵詞: PSoC CY8C38

Cypress公司的PSoC CY8C38系列提供了一種新型的信號(hào)采集,信號(hào)處理和控制方法,并具有高精度,高帶寬和高靈活性等特點(diǎn),具有高性能的單周期 8051 微處理器內(nèi)核,是一個(gè)高性能的可配置數(shù)字系統(tǒng), 工作頻率介于 DC 至 67 MHz 之間,在眾多消費(fèi)、工業(yè)和醫(yī)學(xué)應(yīng)用領(lǐng)域?qū)崿F(xiàn)高度集成.本文介紹了CY8C38主要特性,簡(jiǎn)化的框圖,可編程數(shù)字架構(gòu)圖和模擬子系統(tǒng)框圖以及CY8CKIT-009 PSoC® CY8C38系列處理器模塊套件特性,電路圖,材料清單和PCB元件布局圖.

憑借其獨(dú)特的可配置模塊陣列,,PSoC® 成為一個(gè)真正的系統(tǒng)級(jí)解決方案,可在單個(gè)芯片中提供微控制器單元 (MCU),、存儲(chǔ)器,、模擬和數(shù)字外設(shè)功能。 CY8C38 系列提供了一種新型的信號(hào)采集,、信號(hào)處理和控制方法,,并具有高精度、高帶寬和高靈活性等特點(diǎn),。 其模擬功能涵蓋了從熱電偶信號(hào)(接近直流電壓)到超聲波信號(hào)的廣泛信號(hào)范圍,。 CY8C38 系列可以處理數(shù)十個(gè)數(shù)據(jù)采集通道以及每個(gè)通用輸入/ 輸出 (GPIO) 引腳上的模擬輸入。 CY8C38系列還是一個(gè)高性能的可配置數(shù)字系統(tǒng),,部分器件具有 USB,、(I2C) 以及控制器區(qū)域網(wǎng)絡(luò) (CAN) 等接口。 除了通信接口之外,,CY8C38 系列還具有易于配置的邏輯陣列,,至所有 I/O 引腳的靈活路由,以及高性能的單周期 8051 微處理器內(nèi)核,。借助PSoC Creator ™這一基于層級(jí)的原理圖設(shè)計(jì)輸入工具,,您可使用豐富的預(yù)建組件和布爾基元庫(kù)來輕松創(chuàng)建系統(tǒng)級(jí)設(shè)計(jì)。使用 CY8C38系列不僅可以實(shí)現(xiàn)模擬和數(shù)字材料表的集成,,而且只需通過簡(jiǎn)單的固件更新,即可輕松納入最新的設(shè)計(jì)變更,。

CY8C38 系列的超低功耗閃存可編程片上系統(tǒng) (PSoC.) 器件是可擴(kuò)放的 8 位 PSoC 3 和 32 位 PSoC 5 平臺(tái)的一部分,。 CY8C38 系列圍繞 CPU 子系統(tǒng)提供了多個(gè)可配置的模擬、數(shù)字和互連電路模塊,。 通過將 CPU 同高度靈活的模擬子系統(tǒng),、數(shù)字子系統(tǒng)、路由及 I/O相結(jié)合,,可以在眾多消費(fèi),、工業(yè)和醫(yī)學(xué)應(yīng)用領(lǐng)域?qū)崿F(xiàn)高度集成。

CY8C38主要特性:

? 單周期 8051 CPU

? 工作頻率介于 DC 至 67 MHz 之間

? 乘法和除法指令

? 上至 64KB 閃存程序存儲(chǔ)器,,100,000 次寫循環(huán),,20 年保留時(shí)間和多種安全功能

? 最高可達(dá) 8 KB 的糾錯(cuò)碼 (ECC) 或配置閃存

? 最高可達(dá) 8 KB 的 SRAM

? 最高可達(dá) 2 KB 可電擦除可編程只讀存儲(chǔ)器 (EEPROM),1 百萬 次寫循環(huán)以及 20 年保留時(shí)間

? 24 通道直接存儲(chǔ)器訪問 (DMA),,多層 AHB[1] 總線訪問

•可編程鏈?zhǔn)矫枋龇蛢?yōu)先級(jí)

•支持高帶寬 32 位傳輸

? 低電壓,、超低功耗

? 寬廣的工作電壓范圍: 0.5 V 到 5.5 V

? 高效升壓調(diào)節(jié)器(輸入 0.5V,輸出 1.8V-5.0V)

? 在 3 MHz 下為 0.8 mA,,在 6 MHz 下為 1.2 mA,,在 48 MHz下為 6.6 mA

? 低功耗模式包括:

•1 μA 睡眠模式,提供實(shí)時(shí)時(shí)鐘和欠壓檢測(cè) (LVD) 中斷

•200 nA 休眠模式,,RAM 保留數(shù)據(jù)

? 多功能 I/O 系統(tǒng)

? 28 至 72 個(gè) I/O(62 個(gè) GPIO,,八個(gè)特別輸入/ 輸出 (SIO),,兩個(gè) USBIO[2])

? 可從任意 GPIO 路由至任意數(shù)字或模擬外設(shè)

? LCD 驅(qū)動(dòng)從任何 GPIO,上至 46 × 16 段[2]

? 任何 GPIO 均支持 CapSense®[3]

? 1.2V 至 5.5V I/O 接口電壓,,多達(dá) 4 個(gè)電壓域

? 任何引腳或端口都可設(shè)置成可接受獨(dú)立的可屏蔽 IRQ

? 施密特觸發(fā)器晶體管- 晶體管邏輯 (TTL) 輸入

? 集電極開路模式高電平/ 低電平

? 在上電復(fù)位 (POR) 時(shí)可配置 GPIO 引腳的狀態(tài)

? SIO 具有 25 mA 的灌電流能力

? 數(shù)字外設(shè)

? 20 至 24 個(gè)基于可編程邏輯器件 (PLD) 的通用數(shù)字模塊(UDB)

? Full CAN 2.0b RX 緩沖區(qū)(16 個(gè))和 TX 緩沖區(qū)(8 個(gè))[2]

? 全速 (FS) USB 2.0 12 Mbps (采用內(nèi)部振蕩器) [2]

? 多達(dá) 4 個(gè) 16 位可配置定時(shí)器,、計(jì)數(shù)器和 PWM 模塊

? 實(shí)現(xiàn)FIR 和IIR 濾波器

? 標(biāo)準(zhǔn)外設(shè)庫(kù)

•8、16,、24 和 32 位定時(shí)器,、計(jì)數(shù)器和 PWM

•SPI, UART、I2C

• 目錄中列出的許多其他外設(shè)

? 高級(jí)外設(shè)庫(kù)

•循環(huán)冗余校驗(yàn) (Cyclic Redundancy Check, CRC)

•偽隨機(jī)序列 (Pseudo Random Sequence, PRS) 發(fā)生器

•本地互連網(wǎng)絡(luò) (LIN) 總線 2.0

•正交解碼器

? 模擬外設(shè) (1.71 V ? VDDA ? 5.5 V)

? -40 ℃ 至 +85℃ 時(shí)內(nèi)部電壓參考為 1.024 V ± 0.1%

? 具有 8 至 20 位分辨率的可配置 Delta-Sigma ADC

•采樣率最高可達(dá) 192 ksps

•可編程增益級(jí): ×0.25 到 ×16

•12 位模式,,192-ksps,,66-dB 信噪比和失真比(SINAD),±1 位 INL/DNL

•16 位模式,,48 ksps,,84-dB SNR,±2 位 INL,,±1 位 DNL

? 最多四個(gè) 8 位,、8-Msps IDAC 或 1-Msps VDAC

? 四個(gè)響應(yīng)時(shí)間為 95 ns 的電壓比較器

? 最多四個(gè)驅(qū)動(dòng)能力為 25 mA 的未賦定(uncommitted)運(yùn)算放大器

? 最多四個(gè)可配置的多功能模擬模塊。 配置示例包括可編程增益放大器 (PGA),、互阻放大器 (TIA),、混頻器,以及采樣和保持

? CapSense 支持

? 編程,、調(diào)試和跟蹤

? JTAG (4 線)接口,,串行線調(diào)試 (SWD) (2 線)接口,以及單線瀏覽器 (SWV) 接口
? 八個(gè)地址斷點(diǎn)和一個(gè)數(shù)據(jù)斷點(diǎn)

? 4 KB 的指令跟蹤緩沖區(qū)

? 支持通過 I2C,、SPI,、UART、USB 以及其他接口進(jìn)行bootloader 編程

? 高精度的可編程時(shí)鐘

? 涵蓋整個(gè)溫度和電壓范圍的 3 至 62 MHz 內(nèi)部振蕩器

? 4 至 25 MHz 晶振,,能夠?qū)崿F(xiàn)晶振 PPM 精度

? 能夠生成高達(dá) 67 MHz 的內(nèi)部 PLL 時(shí)鐘

? 32.768 kHz 監(jiān)視晶振

? 頻率為 1 kHz,、33 kHz 和 100 kHz 的低功耗內(nèi)部振蕩器

? 溫度和包裝

? -40 ℃ 至 +85℃ 工業(yè)級(jí)溫度

? 48 引腳 SSOP、48 引腳

圖1.CY8C38簡(jiǎn)化的框圖

圖2.CY8C38 可編程數(shù)字架構(gòu)圖

圖3.CY8C38模擬子系統(tǒng)框圖

CY8CKIT-009 PSoC® CY8C38系列處理器模塊套件

CY8CKIT-009 PSoC® CY8C38 Family Processor Module Kit

The CY8CKIT-009 PSoC® CY8C38 Family Processor Module is designed to evaluate and experiment with Cypress’s PSoC 3 programmable system-on-chip design methodology and architecture.

This processor module must be used in conjunction with the PSoC Development Kit (CY8CKIT-001請(qǐng)見:http://solution.eccn.com/solution_2012021011161979.htm)  to create designs utilizing on-board DVK resources or compatible expansion boards. This kit provides you with an additional processor module to use with different projects.

套件包括:

PSoC® CY8C38 Family Processor Module

Kit CD, which includes: PSoC Creator™, PSoC Programmer, and Documentation

圖4.CY8CKIT-009 PSoC® CY8C38處理器套件外形圖


圖5.CY8CKIT-009 PSoC® CY8C38處理器電路圖

圖6.CY8CKIT-009 PSoC® CY8C38處理器PCB元件布局圖(頂層)

圖7.CY8CKIT-009 PSoC® CY8C38處理器PCB元件布局圖(底層)


圖8.CY8CKIT-009 PSoC® CY8C38處理器PCB布局圖

CY8CKIT-009 PCB元件清單見:
CY8CKIT-009 PCB元件清單.xls

詳情請(qǐng)見:
http://www.cypress.com/?rID=38240

http://www.cypress.com/?docID=35141



本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容,、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118;郵箱:[email protected],。