Altera Cyclone V GT FPGA是業(yè)界第一款符合5 Gbps PCIe Gen2要求的低功耗FPGA
業(yè)界唯一投產的低功耗28 nm FPGA,,幫助開發(fā)人員降低了PCIe Gen2應用的系統(tǒng)總成本
2013-03-20
Altera公司 (NASDAQ: ALTR)今天宣布,,其28 nm Cyclone® V GT FPGA全面通過了PCI Express® (PCIe®) 2.0規(guī)范的兼容性測試。Cyclone V GT FPGA目前已經投產,,是業(yè)界第一款實現了5 Gbps數據速率并支持PCIe 2.0互操作性的低成本,、低功耗FPGA,。在最近的PCI-SIG實驗室測試中,Cyclone V GT FPGA成功通過了所有PCI-SIG®兼容性和互操作性測試,,目前已經收錄到PCI-SIG Integrators名錄中,。與以前的FPGA相比,在開發(fā)基于PCIe Gen2的應用時,,Cyclone V GT FPGA幫助開發(fā)人員大幅度降低了系統(tǒng)成本和系統(tǒng)功耗,。
Altera資深產品市場經理Sabrina Raza評論說:“我們的Cyclone V GT FPGA實現了與PCIe Gen2的兼容,這是我們28 nm Cyclone V FPGA 系列成功推出的另一里程碑,。對PCIe Gen2系統(tǒng)性能有要求的客戶現在可以使用低功耗FPGA,,降低其系統(tǒng)總成本,發(fā)揮我們在收發(fā)器技術上的專業(yè)優(yōu)勢,,以及在開發(fā)PCIe設計解決方案方面的專長,。我們幫助客戶顯著降低了系統(tǒng)成本,而且不以犧牲性能為代價,。”
Cyclone V FPGA集成了數據速率高達5 Gbps的收發(fā)器,,有兩個嵌入在器件中的硬核PCIe IP模塊。利用PCIe硬核IP模塊,,開發(fā)人員提高了系統(tǒng)性能,,增強了系統(tǒng)功能,同時提升了設計團隊的效能,。PCIe 2.0兼容硬核IP模塊包括PHY/MAC,、數據鏈路層以及會話層。模塊可以配置為端點或者根端口,,支持x4通路,。
Cyclone V FPGA和Cyclone V SoC支持創(chuàng)新的Multi-function特性,最多8個PCIe端點可以組合成一個端點,,該端點由標準器件驅動提供支持,。這一方便的特性縮短了軟件驅動開發(fā)時間,非常有利于I/O擴展等應用,。Cyclone V FPGA和Cyclone V SoC還具有Altera創(chuàng)新的使用PCIe協(xié)議實現配置功能(CvP),,器件中的硬核PCIe在FPGA內核加載之前便可以工作。這樣,,無論采用何種配置方法,,都可以確保在滿足PCIe協(xié)議的100ms規(guī)范要求下PCIe端點被激活,。
Altera全系列產品提供全面的PCI-SIG兼容解決方案,這些產品經過優(yōu)化滿足 了關 鍵應用需求,。這些解決方案包括支持端點,、橋接、交換和根端口功能的可配置PCIe知識產權(IP)內核和開發(fā)板,。Altera最新的Cyclone V GT FPGA開發(fā)套件能夠簡單快速的實現PCIe Gen2協(xié)議,,同時降低了設計風險,縮短了開發(fā)時間,。開發(fā)套件為開發(fā)低成本,、低功耗FPGA系統(tǒng)級設計,迅速得到結果提供了快速簡單的方法,。
供貨信息
Cyclone V GT FPGA現在已經投產,。Altera提供業(yè)界最全系列的28 nm低功耗、低成本 FPGA,,密度范圍在25K邏輯單元(LE)至300K LE之間,, 針對客戶需求提供業(yè)界最小外形 封裝 選擇。 關于Altera Cyclone V GT FPGA的詳細信息,, 請訪問www.altera.com/cyclone5,。 如果需要了解Altera FPGA中PCIe功能的詳細信息, 請訪問 http://www.altera.com/technology/high_speed/protocols/pcie-hard-ip/pro-hard-ip.html,。
本站內容除特別聲明的原創(chuàng)文章之外,,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點,。轉載的所有的文章,、圖片、音/視頻文件等資料的版權歸版權所有權人所有,。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容,、版權和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,,避免給雙方造成不必要的經濟損失,。聯系電話:010-82306118;郵箱:[email protected],。