這里要談的時(shí)xilinx的spartan-3系列FPGA的配置電路。當(dāng)然了,,其它系列的FPGA配置電路都是大同小異的,,讀者可以類推,重點(diǎn)參考官方提供的datasheet,,畢竟那才是最權(quán)威的資料,。這里特權(quán)同學(xué)只是結(jié)合自己的理解,用通俗的語(yǔ)言作一點(diǎn)描述,。 所謂典型,,這里要列出一個(gè)市面上最常見(jiàn)的spartan-3的xc3s400的配置電路。所有spartan-3的FPGA配置電路的鏈接方式都是一樣的,。Xc3s400是40萬(wàn)門(mén)FPGA,,它的Configuration
Bitstream雖然只有1.699136Mbit,但是它還是需要2Mbit的配置芯片XCF02S,,不能想當(dāng)然的以為我的設(shè)計(jì)簡(jiǎn)單,,最多用到1Mbit,那么我選XCF01S(1Mbit)就可以了,。事實(shí)并非如此,,即使你只是用xc3s400做一個(gè)流水燈的設(shè)計(jì),那么你下載到ROM(XCF02S)里的數(shù)據(jù)也是1.699136Mbit的,,所以對(duì)于FPGA的配置ROM的選擇宜大不宜小,。
配置電路無(wú)非有下面五種:主串,從串,,主并,,從并,JTAG,。前四種是相對(duì)于下載到PROM而言的(串并是相對(duì)于不同配置芯片是串口和時(shí)并口協(xié)議和FPGA通訊區(qū)分的),,只有JTAG是相對(duì)于調(diào)試是將配置下載到FPGA的RAM而言的(掉電后丟失)。FPGA和CPLD相比,,CPLD是基于ROM型的,,就是在數(shù)據(jù)下載到CPLD上,掉電后不丟失。而FPGA則是基于RAM的,,如果沒(méi)有外部ROM存儲(chǔ)配置數(shù)據(jù),,那么掉電后就丟失數(shù)據(jù)。所以FPGA都需要外接有配置芯片(當(dāng)然現(xiàn)在也有基于FLASH的FPGA出現(xiàn)),。那么我們就來(lái)看一下主串模式下FPGA的配置電路的連接,。
官方的硬件連接如下: