《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > Custom Compiler開拓視覺輔助自動化新紀(jì)元

Custom Compiler開拓視覺輔助自動化新紀(jì)元

將FinFET定制設(shè)計任務(wù)時間由數(shù)天縮短至數(shù)小時
2016-04-21
關(guān)鍵詞: 新思科技 FinFET IP DRC

美國加利福尼亞州,,山景城-2016年3月30日 

亮點:

· Template Assistants助力設(shè)計人員復(fù)用現(xiàn)有定制布局技能

· In-Design Assistants采用自有設(shè)計規(guī)則檢查與寄生提取,,減少了迭代次數(shù)

· Layout Assistants采用用戶指導(dǎo)的布局及路由,提高布局任務(wù)速度

· Co-Design Assistants統(tǒng)一了定制和數(shù)字流程,,加快了混合信號IC設(shè)計

       新思科技(Synopsys, Inc.,,納斯達(dá)克股票代碼:SNPS)日前發(fā)布全新定制設(shè)計解決方案Custom Compiler?,。Custom Compiler?將定制設(shè)計任務(wù)時間由數(shù)天縮短至數(shù)小時,消弭了FinFET的生產(chǎn)力差距,。為了將FinFET布局生產(chǎn)力提升到新的高度,,Synopsys采用了新穎的定制設(shè)計方法,即開發(fā)視覺輔助自動化技術(shù),,從而提高普通設(shè)計任務(wù)的速度,,降低迭代次數(shù)并支持復(fù)用。通過與行業(yè)領(lǐng)先的客戶的密切合作,,Custom Compiler已經(jīng)在最先進(jìn)的節(jié)點上進(jìn)行生產(chǎn)工作,,并通過行業(yè)領(lǐng)先的工廠獲得了FinFET工藝技術(shù)的支持(參看今天新聞輔稿)。許多Custom Compiler用戶將于今天在圣塔克拉拉會議中心開幕的硅谷Synopsys用戶群大會上分享各自的經(jīng)驗,。

       Synopsys設(shè)計部總經(jīng)理和執(zhí)行副總裁Antun Domic表示:“設(shè)計復(fù)雜性呈指數(shù)級增長,,而傳統(tǒng)的定制設(shè)計工具難以追上這種增長的腳步。尤其是,,F(xiàn)inFET設(shè)計規(guī)則的數(shù)量和復(fù)雜性不斷增長,,為布局設(shè)計人員制造了大量挑戰(zhàn)。Custom Compiler的創(chuàng)新輔助功能可以幫助設(shè)計人員解決最困難的布局挑戰(zhàn),,同時大幅提高FinFET設(shè)計的生產(chǎn)力,。”

視覺輔助自動化

       Custom Compiler Assistants可提高生產(chǎn)力,,它利用布局設(shè)計人員所熟悉的圖形使用模式,,同時無需編寫復(fù)雜代碼和限制條件。無需額外設(shè)置,,Custom Compiler即可自動處理日常和重復(fù)性工作,。Custom Compiler提供了四種輔助功能:Layout、In-Design,、Template和Co-Design,。

· Layout Assistants通過可視覺引導(dǎo)的自動布局及路由提高了布局速度。該款路由器是連接FinFET陣列和大型M型晶體管的首選,。它可以自動克隆連接并創(chuàng)建 pin tap,。用戶僅使用鼠標(biāo)就可引導(dǎo)路由器,并且它還能自動填寫詳細(xì)信息,。布局人員使用新的創(chuàng)新方法進(jìn)行設(shè)備布局,。該功能允許用戶連續(xù)改進(jìn),在提供布局選擇的同時使布局設(shè)計人員能夠完全控制布局結(jié)果,,無需預(yù)先輸入任何文本約束條件,。

· In-Design Assistants通過在驗收驗證前捕捉物理和電氣錯誤,降低成本高昂的設(shè)計迭代次數(shù),。Custom Compiler包括速度極快并始終保持激活狀態(tài)的嵌入式設(shè)計規(guī)則檢查(DRC)引擎,。除了DRC引擎之外,,Custom Compiler還在本機(jī)實施所有電遷移檢查以及電阻和電容提取。與其他“電感知”工具不同,,Custom Compiler的提取功能基于Synopsys黃金標(biāo)準(zhǔn)的StarRC?引擎,。

· Template Assistants助力設(shè)計人員復(fù)用現(xiàn)有技能,使之輕松將之前的布局決策用于新的設(shè)計,。Template Assistants實際上可以通過Layout Assistants的布局器和路由器從已完成的工作中自動學(xué)習(xí)知識,。Template Assistants智能識別與先前完成的電路類似的電路,并支持用戶將相同的布局和路由模式當(dāng)作模板用于新的電路,。Custom Compiler出廠時加載了一套內(nèi)置常用電路模板,,如電流鏡、電平位移器和差分對,。

· Co-Design Assistants將IC Compiler?和Custom Compiler合并成了一個統(tǒng)一的定制化和數(shù)字實施解決方案,。用戶可以自由地在Custom Compiler與 IC Compiler之間來回切換,使用各自的指令持續(xù)改善自己的設(shè)計,。利用Co-Design Assistants,,IC Compiler用戶可以在任何實施階段對其數(shù)字設(shè)計執(zhí)行全部定制化編輯。同樣地,,Custom Compiler用戶可以利用IC Compiler在自己的定制化設(shè)計中實施數(shù)字區(qū)段,。Co-Design Assistants的無損多次往返功能可確保跨所有數(shù)字和定制數(shù)據(jù)庫同步所有變更,。

       Synopsys解決方案部總經(jīng)理和執(zhí)行副總裁Joachim Kunkel表示:“作為仿真/混合信號半導(dǎo)體IP行業(yè)的領(lǐng)導(dǎo)者,,我們團(tuán)隊很早就看到了工廠工藝開發(fā)周期中的FinFET相關(guān)設(shè)計挑戰(zhàn)。我們要求Custom Compiler開發(fā)團(tuán)隊專注提高FinFET布局生產(chǎn)力,,因為從標(biāo)準(zhǔn)單元到高性能SerDes的大量IP開發(fā)項目中,,我們發(fā)現(xiàn)布局工作量大幅增加。Custom Compiler的Layout Assistants使我們能夠?qū)嵤┬路f的布局方法,,將眾多布局任務(wù)的時間從數(shù)小時縮減到幾分鐘?!?/p>

全面的定制解決方案現(xiàn)已發(fā)售

       Custom Compiler基于行業(yè)標(biāo)準(zhǔn)Open Access數(shù)據(jù)庫,,提供包括電路圖、模擬分析與布局的開放環(huán)境,。Custom Compiler結(jié)合Synopsys的電路仿真,、物理驗證以及數(shù)字實施工具,提供了一種全面的定制設(shè)計解決方案,。欲了解更多關(guān)于Custom Compiler信息,,請訪問

www.synopsys.com

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118;郵箱:[email protected],。