《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 模擬設(shè)計(jì) > 解決方案 > 指定DC跡線阻抗的首12個(gè)原因。

指定DC跡線阻抗的首12個(gè)原因。

2006-04-28
關(guān)鍵詞: 阻抗 PCB

越來越多的廠商要求指定PCB板上的DC跡線阻抗,。以下從設(shè)計(jì)商的角度道出了指定和控制DC跡線阻抗的原因...

1. 由于電源電壓和相關(guān)的邏輯電路門限降低了

- 1伏不是常見的電壓,,但卻可以減少噪音。特別是處理器和大電流密度的設(shè)備會(huì)吸引幾安培的電源電流的情況下,。

2. LVDS 和千兆位以太網(wǎng)都含有DC端接傳輸線
跡線阻抗過高會(huì)導(dǎo)致接收器產(chǎn)生常見的模式問題,。

3. 精密跡線串聯(lián)會(huì)使信號(hào)大幅衰減
如果跡線阻抗過高,LVDS和千兆位以太網(wǎng)等長(zhǎng)精密跡線和高速串行總線會(huì)使信號(hào)大幅衰減,。

4. 主要OEMS都有這樣的需求,!
- 3毫英寸(75微米)和更短的跡線

5. 某些跡線電阻會(huì)減少流入電流
熱插撥PC卡應(yīng)用中,這種方法只是眾多利用固有電阻減少流入電流的方法之一,,目的是通過無需添加物理組件的低成本方法實(shí)現(xiàn)實(shí)
用的功能,,其它方法還有開關(guān)電源應(yīng)用中的感測(cè)電阻,或低溫應(yīng)用中的加熱跡線,。

6. 電源軌道的增多
說明設(shè)計(jì)商在沒有足夠的層時(shí),,又再次選擇電源軌道。再加上低電壓邏輯電路的增多,,確定這些電源軌道的串聯(lián)電阻十分必要,,因?yàn)?br/>在低電壓環(huán)境下,盡管電源公差限制按%計(jì)算是相同,,但在故障發(fā)生前實(shí)際的毫伏值已減小了,。

7. 某些微波通路PCB板出現(xiàn)通路不能連接的故障...
這種現(xiàn)象在使用的初期較多,因?yàn)橥ㄟ^微波通路的跡線阻抗比預(yù)計(jì)的值高,。

8. PCB制造商通過改變線寬控制阻抗
這種方法是PCB制造商常用的方法,,線越細(xì),,線寬也相應(yīng)減小,傳輸線上的衰減將會(huì)增加,,上升時(shí)間也將會(huì)縮短,。

9. 設(shè)計(jì)商想通過降低高頻諧波含量而降低EMC
人們利用細(xì)跡線的固有整體阻抗來“消滅”時(shí)鐘或高速數(shù)據(jù)線的高頻諧波,確保產(chǎn)品符合EMC規(guī)定,。

10. 不僅跡線越來越細(xì),,而且:
趨向于使用1/4 盎司的銅片(1英寸的千分之0.35),幾何尺寸的縮小不可避免的導(dǎo)致串聯(lián)電阻減小,。

11. 設(shè)計(jì)商模擬性能的能力提高了
如果想在成品中獲得合理的Rdc,,必須在建模和模擬工具中指定Rdc。

12. 在移動(dòng)通信領(lǐng)域
在有尺寸和空間限制的設(shè)計(jì)特別是天線的設(shè)計(jì)中,,dc阻抗尤為重要,。

總結(jié)
電源設(shè)計(jì)商必須時(shí)刻關(guān)注DC阻抗。不斷提高的PCB板運(yùn)行速度,、不斷縮小的幾何尺寸和電源電壓,, 使DC阻抗成為降低高速PCB板
設(shè)計(jì)中阻抗的主要方法。某些情況下降低阻抗是有用的(例如:EMC),,但多數(shù)情況下會(huì)限制最大運(yùn)行速度和線路長(zhǎng)度,。了解實(shí)際阻抗
和產(chǎn)量變化將有助于設(shè)計(jì)商的設(shè)計(jì)。

                   

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容,、版權(quán)和其它問題,請(qǐng)及時(shí)通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。