《電子技術(shù)應(yīng)用》
您所在的位置:首頁(yè) > EDA與制造 > AET原創(chuàng) > 集成電路IP向平臺(tái)化演進(jìn)

集成電路IP向平臺(tái)化演進(jìn)

——專(zhuān)訪(fǎng)成都銳成芯微科技股份有限公司總經(jīng)理向建軍
2017-03-10
作者:于寅虎

編者按:自2014年國(guó)家集成電路產(chǎn)業(yè)投資基金成立以來(lái),,中國(guó)集成電路產(chǎn)業(yè)迎來(lái)發(fā)展的新一波高潮,,包括IC設(shè)計(jì)、制造、封裝和測(cè)試等半導(dǎo)體產(chǎn)業(yè)鏈各個(gè)環(huán)節(jié)的企業(yè),,都開(kāi)始在戰(zhàn)略布局和市場(chǎng)拓展方面做了新的謀劃。不久前,,借“中國(guó)集成電路設(shè)計(jì)業(yè)2016年會(huì)暨長(zhǎng)沙集成電路產(chǎn)業(yè)創(chuàng)新發(fā)展高峰論壇”之機(jī),,筆者有幸采訪(fǎng)了若干企業(yè)的高管,讀者從他們的言語(yǔ)中,,可以看出未來(lái)中國(guó)集成電路產(chǎn)業(yè)發(fā)展的美好藍(lán)圖,。

conew_向建軍.jpg

成都銳成芯微科技股份有限公司總經(jīng)理向建軍

向建軍表示,在集成電路設(shè)計(jì)產(chǎn)品規(guī)模越來(lái)越大,,越來(lái)越復(fù)雜的趨勢(shì)下,,單個(gè)IP核的簡(jiǎn)單疊加已經(jīng)不能滿(mǎn)足客戶(hù)的需求,平臺(tái)化IP解決方案已經(jīng)成為滿(mǎn)足客戶(hù)需求的最佳途徑,。

銳成芯微是一家全新的IP設(shè)計(jì)公司,,從公司成立到現(xiàn)在為止,致力于極低功耗物聯(lián)網(wǎng)芯片的IP開(kāi)發(fā)和整個(gè)系統(tǒng)平臺(tái)的搭建,。

2016年6月份,,銳成芯微宣布與位于加州硅谷的全球領(lǐng)先的Flash/MTP/OTP IP供應(yīng)商Chip Memory Technology([CMT]) 實(shí)現(xiàn)戰(zhàn)略合并,共建完整的IOT(物聯(lián)網(wǎng))與信息安全平臺(tái),。

據(jù)向建軍介紹,,CMT在NVM儲(chǔ)存器上擁有多項(xiàng)專(zhuān)利,并開(kāi)發(fā)了與CMOS工藝完全兼容的40nm/55nm/90nm/0.11um/0.18um上的OTP/MTP/Flash解決方案,。這個(gè)合并意味著銳成芯微不僅可以提供完整的IOT平臺(tái),,同時(shí)也將打破儲(chǔ)存技術(shù)長(zhǎng)期被國(guó)外企業(yè)壟斷的局面,成為國(guó)內(nèi)唯一擁有該項(xiàng)技術(shù)的公司,。合作起來(lái)之后我們搭建了一個(gè)非常完整的物聯(lián)網(wǎng)平臺(tái),,也就是說(shuō)將來(lái)在物聯(lián)網(wǎng)芯片里面你所需要的所有IP,低功耗IP銳成芯微一家可以完全做到,,我們可以這個(gè)IP搭建一個(gè)完整的解決方案,。

無(wú)論是在成本上,功耗上,,方案上,,都遠(yuǎn)遠(yuǎn)優(yōu)于單個(gè)的IP架構(gòu)。CMT的邏輯Flash有一個(gè)特色就是在邏輯工藝上可以實(shí)現(xiàn)和Flash一樣的存儲(chǔ)性能,,不需要增加任何保障,,但是它的功耗比現(xiàn)有的Flash要低大概三分之一,,而速度快三倍,而這個(gè)在物聯(lián)網(wǎng)里面是一個(gè)巨大的好處,。

例如,,銳成芯微最近開(kāi)發(fā)了一個(gè)M0+平臺(tái),整個(gè)芯片全部運(yùn)轉(zhuǎn)起來(lái)的功耗低于選用Flash的功耗,,僅僅Flash讀的功耗都比整個(gè)芯片要高,。

銳成芯微專(zhuān)注于物聯(lián)網(wǎng)和信息安全領(lǐng)域,打造一個(gè)完整而且針對(duì)物聯(lián)網(wǎng)量大,、單一品種比較多特點(diǎn)的平臺(tái),,針對(duì)市場(chǎng)能夠快速提供一套方案,把整個(gè)設(shè)計(jì)周期從原先一年半能夠縮短到6到9個(gè)月時(shí)間,。

同時(shí)在低功耗技術(shù)方面,,銳成芯微也做了相當(dāng)多的創(chuàng)新。

向建軍表示,,低功耗的實(shí)現(xiàn)要從所有細(xì)節(jié)上去摳,,如果僅僅簡(jiǎn)單說(shuō)設(shè)計(jì)有多好,設(shè)計(jì)能力多強(qiáng),,對(duì)于工藝多理解,,這個(gè)是不可能做出來(lái)極低功耗的,。任何一種超低功耗都離不開(kāi)工藝這塊的更新和提高,,但是在同一個(gè)工藝基礎(chǔ)上,我們可以設(shè)計(jì)到我們的analog(音)跟市面上相比較都可以做到只有別人的十分之一甚至百分之一的功耗,,現(xiàn)在甚至于到了千分之一的功耗,,它是動(dòng)態(tài)功耗,靜態(tài)功耗也可以做到遠(yuǎn)遠(yuǎn)比別人低,。

在整個(gè)設(shè)計(jì)一套完整的解決方案,,互相之間的配合去優(yōu)化它,把每一個(gè)狀態(tài),,每一個(gè)模塊的工作電流做到最低,,這是我們現(xiàn)在一種設(shè)計(jì)學(xué),應(yīng)該說(shuō)是一個(gè)完整的一套聯(lián)動(dòng)的方案,。


此內(nèi)容為AET網(wǎng)站原創(chuàng),,未經(jīng)授權(quán)禁止轉(zhuǎn)載。