《電子技術(shù)應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 基于CFA的運算電路設計與仿真
基于CFA的運算電路設計與仿真
2017年電子技術(shù)應用第6期
豐 豪,,王雅潔,,趙柏樹
湖北大學 計算機與信息工程學院,,湖北 武漢430062
摘要: 選用一種典型的電流反饋型運放OPA603進行研究,設計運算電路,,詳細論述了電路設計原理,、電路結(jié)構(gòu)以及元件參數(shù)選擇方法。通過外部調(diào)零的方法,,解決電流反饋運放失調(diào)較大的問題,;用Howland電流源設計同相積分器,或在反相積分器中加入補償電阻的方法,,避免CFA電路中不能采用直接電容反饋構(gòu)成反相積分器的限制,。仿真結(jié)果表明,論述的電路設計方法可行,,由CFA構(gòu)成的運算電路的帶寬達到100 MHz數(shù)量級,。
中圖分類號: TM919;TN710
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.2017.06.014
中文引用格式: 豐豪,,王雅潔,,趙柏樹. 基于CFA的運算電路設計與仿真[J].電子技術(shù)應用,2017,,43(6):56-59.
英文引用格式: Feng Hao,,Wang Yajie,Zhao Baishu. Design and simulation of several operational circuits based on CFA[J].App-
lication of Electronic Technique,,2017,,43(6):56-59.
Design and simulation of several operational circuits based on CFA
Feng Hao,,Wang Yajie,,Zhao Baishu
School of Computer Science and Information Engineering,,Hubei University,Wuhan 430062,,China
Abstract: A typical current feedback operational amplifier OPA603 has been chosen to research,and several operational circuits have be designed with it. This paper discusses the circuit design principle,the circuit structure and the method of selecting component parameters in detail. Though the external zero adjustment method to solve the problem of current feedback operational amplifier imbalanc,,using the Howland current source to design noninverting integrator,or adding the compensation resistance to inverting integrator which avoids the limit that inverting integrator cannot be formed by the direct capacitive feedback. The simulation results show that the method of circuit design is feasible,, and the bandwidth of operational circuits composed of CFA reach 100 MHz.
Key words : current model circuit;CFA,;operational circuit;integrator circuit

0 引言

    近十幾年來,,隨著以CB工藝為代表的各種新技術(shù)的發(fā)展和突破,模擬集成電路設計已由電壓模電路為主過渡到以電流模電路占主導地位的模式,,在模擬電路設計中長期占據(jù)統(tǒng)治地位的電壓反饋運算放大器(VFA)正在被電流反饋運算放大器(CFA)所取代,。然而,,由于VFA“先入為主”的慣性作用,傳統(tǒng)的教科書在論述集成運算放大器的理論和應用電路時,,均以VFA為例,并未顧及CFA,。雖然近年來最新出版的電子技術(shù)教材論述了CFA的原理,,但就如何應用CFA構(gòu)成運算電路尚未涉及,;各種期刊中有關(guān)CFA的應用研究時有報道,但相關(guān)研究僅限于具體問題的討論,,未見系統(tǒng)地研究CFA運算電路的文獻,,這與目前電子工程領域的應用要求大相徑庭,。為此,,我們選用一種典型的CFA進行了研究,設計了幾種典型的運算電路,。本文詳細論述相關(guān)電路結(jié)構(gòu),、元件參數(shù)和仿真結(jié)果。期望能給電路設計者提供一份可以借鑒的材料,。

1 反相放大器

    CFA是一種典型的電流模電路[1]。電流模電路更少受雜散電容的影響,,在制造CFA的過程中采用了高速互補雙極工藝,,因此CFA比VFA的工作速度快幾個數(shù)量級。

    雖然電流反饋運放與電壓反饋運放的內(nèi)部結(jié)構(gòu)和工作原理有著巨大差異,但由電流反饋型運算放大器構(gòu)成負反饋應用電路后,其輸入電壓約束條件(俗稱“虛短”)和輸入電流約束條件(俗稱“虛斷”)卻是完全相同的,。因此,,用電流反饋運算放大器設計運算電路的基本思路和方法,與使用電壓反饋運放設計運算電路的傳統(tǒng)方法是基本相同的,。

    由電流反饋型運算放大器構(gòu)成的反相比例運算電路的原理電路如圖1所示,。根據(jù)圖1電路可以求得閉環(huán)增益的表達式如式(1)[2]

    wdz6-gs1.gif

wdz6-t1.gif

    閉環(huán)低頻增益滿足式(2)。

     wdz6-gs2-3.gif

    式(3)中的Ceq是運算放大器內(nèi)部的頻率補償電容,其值為pF數(shù)量級,。由式(3)可見,,電路的閉環(huán)帶寬僅僅依賴R2,如果取R2為千歐數(shù)量級的電阻,,則閉環(huán)帶寬將達到100 MHz數(shù)量級。而且,,可以用R2設定帶寬,,然后用R1設定低頻增益。這樣可以在獨立于帶寬下控制增益,,這在實用中是非常方便的,,大大優(yōu)于使用VFA時需要考慮增益帶寬積為常數(shù)[3]的情況。

    在實際運算電路中,,即使輸入信號為零,,輸出并不為零,即電路產(chǎn)生失調(diào)誤差,,包括由輸入失調(diào)電流IOS所引起的輸出直流噪聲,,以及輸入失調(diào)電壓VOS所產(chǎn)生的誤差等,均對電路產(chǎn)生影響,。與電壓反饋運放不同,電流反饋運放的輸出失調(diào)電壓超過200 mV,,如此大的失調(diào)電壓有可能淹沒有用信號,必須進行調(diào)零補償,。本文選用的電流反饋運放OPA603沒有內(nèi)部調(diào)零電路,,只能進行外部調(diào)零,。加入調(diào)零電路后的反相比例運算電路如圖2所示,,圖中R3是調(diào)零電路。其工作原理是基于將可調(diào)的電壓和電流加入到電路中,,以補償電路的失調(diào)誤差,。這種方法的優(yōu)勢是在輸入級不會引起任何額外失衡,,因此不會使漂移,、CMRR或PSRR性能下降。具體電路為由供電電壓作為基準源,,并通過滑動變阻器產(chǎn)生的可調(diào)電壓VX,,去抵消輸入的總失調(diào)誤差EI,,實現(xiàn)調(diào)零。

wdz6-t2.gif

    表1給出了通用運算放大器OPA603組成的反相放大器電路的仿真數(shù)據(jù),與理論計算結(jié)果完全吻合,。利用multisim軟件仿真,給出了通用運算放大器OPA603組成的反相放大器電路的頻響曲線如圖3,。由頻響曲線可知,,CFA反相放大器的上限截止頻率超過100 MHz,。如果要獲得更寬的頻帶,,可以選用上限截止頻率更高的電流反饋型運放,。

wdz6-b1.gifwdz6-t3.gif

2 同相放大器

    同相放大器的設計方法與反相放大器的設計方法基本相同,其設計基本原則依然是輸入電壓約束條件和輸入電流約束條件,。由電流反饋型運放OPA603構(gòu)成的同相放大器電路如圖4所示,。圖中R3及R4為調(diào)零電路,。利用理想運放輸入電壓約束條件和輸入電流約束條件可得直流增益為:

    wdz6-gs4.gif

wdz6-t4.gif

    rn為輸入緩沖器的非零輸出電阻,則反饋因子為:

     wdz6-gs5-6.gif

    式(6)中的ft是運算放大器閉環(huán)帶寬,,其值是100 kHz數(shù)量級,。圖5給出了通用運算放大器OPA603組成的同相放大器電路的頻率特性曲線(軟件仿真結(jié)果),。

wdz6-t5.gif

    由頻響曲線可見,CFA同相放大器的上限截止頻率達到了100 MHz以上,,其帶寬遠遠超過VFA組成的同相放大器的帶寬,。在實際應用領域,,具有更廣泛的應用范圍,。表2給出了通用運算放大器OPA603組成的同相放大器電路的仿真數(shù)據(jù),與理論分析一致,。

wdz6-b2.gif

3 積分運算電路

    在積分電路中,因為電抗元件產(chǎn)生的反饋相位滯后會引起電路不穩(wěn)定,。CFA受電抗元件產(chǎn)生的反饋相位滯后影響比VFA更大,,因此在CFA電路中必須避免采用直接電容反饋,以免電路自激振蕩,。實際應用中必須采取一定措施,,以保證電路穩(wěn)定工作,。本文分別給出兩種可行的設計方案,下文將分別闡述設計原理以及仿真結(jié)果,。

    第一種設計方案是在豪蘭德(Howland)電流泵的基礎上進行一定的改進而成[4],如圖6所示,。由輸入電壓約束條件和輸入電流約束條件,得到運放反相端n的電流方程為:

wdz6-gs7-10.gif

wdz6-t6.gif

wdz6-gs11-12.gif

    由式(12)可見,電路實現(xiàn)同相積分功能,。圖7給出了該積分運算電路的工作波形(軟件仿真結(jié)果)。

wdz6-t7.gif

    由圖可見,用CFA設計的同相積分電路很好地完成了方波到三角波的波形轉(zhuǎn)換功能,。當然,,積分器的非線性失真、漂移,、調(diào)零等問題的解決方法與傳統(tǒng)方法是相似的[5]

    另一種設計方案是對反相積分器[6]進行改造,。為了抵消直通電容產(chǎn)生的反饋相位滯后對電路造成的影響,,采用的具體改進措施是在求和節(jié)點和反相輸入端加一個電阻,,破壞電路的自激條件,。

    設計積分電路,,首先要確定時間常數(shù),。時間常數(shù)的大小決定了積分速度的快慢,由于運算放大器的最大輸入電壓Uomax為有限值,,所以如果時間常數(shù)太小,,則還未達到預定的積分時間t之前,,運放已經(jīng)飽和,輸出波形將會失真,。所以應滿足式(13):

    wdz6-gs13.gif

4 結(jié)論

    (1)用CFA設計運算電路的方法與設計運算電路的傳統(tǒng)方法相同,,輸入端的電壓約束條件和電流約束條件是設計運算電路的基本準則,。應用上述方法還可以組成求和電路,、加減運算電路,、差分放大器,、I-V轉(zhuǎn)換器等電路拓撲,,本文不再贅述,。

    (2)CFA組成的運算電路有較大的失調(diào)電壓,需要精確調(diào)零,。

    (3)CFA是電流模電路,受更少雜散電容的影響,,在制造CFA的過程中采用了高速互補雙極工藝,因此CFA比VFA的工作速度快幾個數(shù)量級,。CFA不受增益帶寬積的限制,CFA運算電路具有更大的帶寬和極高的轉(zhuǎn)換速率(SR),。

參考文獻

[1] SARKAR A R,,MAUNDY B J,GIFT S J.On the new design of CMOS current feedback amplifiers[J].Midwest Symposium on Circuits & Systems,,2003,1:47-50.

[2] 賽爾吉歐·弗朗哥.基于運算放大器和模擬集成電路的電路設計第三版[M].劉樹堂,,榮玫,,譯.陜西:西安交通大學出版社,,2009:261-266.

[3] 張靜,成立,,倪雪梅,,等.低壓低耗寬帶CMOS電流反饋運放仿真設計[J].半導體技術(shù),2009(09):895-898.

[4] 陳笑風,,杜磊,,趙柏樹.基于Howland電流源的精密壓控電流源[J].電子技術(shù)應用,2012(9):71-74.

[5] 繆英武.集成放大器及相關(guān)模擬電路失真特性研究[D].成都:電子科技大學,2012:65-68.

[6] 任駿原,,李春然.積分運算電路的設計方法[J].吉林大學學報(信息科學版),,2014(3):280-283.



作者信息:

豐  豪,王雅潔,,趙柏樹

(湖北大學 計算機與信息工程學院,,湖北 武漢430062)

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載,。