《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 電子元件 > 業(yè)界動態(tài) > 歐盟RISC-V芯片的更多細(xì)節(jié)曝光

歐盟RISC-V芯片的更多細(xì)節(jié)曝光

2021-06-02
來源:半導(dǎo)體行業(yè)觀察
關(guān)鍵詞: RISC-V芯片

  近日,,一個由來自 10 個歐洲國家的 28 個合作伙伴組成的,旨在幫助歐盟在 HPC 芯片技術(shù)和 HPC 基礎(chǔ)設(shè)施方面實現(xiàn)獨立的項目EPI(The European Processor Initiative)宣布 ,已成功發(fā)布其基于RISC-V架構(gòu)的EPAC1.0 測試芯片。

  EPI 活動的一個關(guān)鍵部分是開發(fā)和演示基于 RISC-V 指令集架構(gòu)的完全由歐洲開發(fā)的處理器 IP,提供名為 EPAC(歐洲處理器加速器)的高能效和高吞吐量加速器內(nèi)核,。使用 RISC-V 指令集架構(gòu)將允許在硬件架構(gòu)和軟件級別利用開源資源,并確保獨立于非歐洲專利計算技術(shù)。

微信圖片_20210602141156.jpg

  EPAC 結(jié)合了多種專門用于不同應(yīng)用領(lǐng)域的加速器技術(shù),。測試芯片如上圖所示,包含四個VPU(vector processing micro-tiles),,由SemiDynamics設(shè)計的Avispado RISC-V內(nèi)核和巴塞羅那超級計算中心和薩格勒布大學(xué)設(shè)計的矢量處理單元組成,。每個 tile 還包含一個 Home Node 和 L2 緩存,分別由 Chalmers 和 FORTH 設(shè)計,,提供了內(nèi)存子系統(tǒng)的連貫視圖,。模板和張量加速器 (STX) 由 Fraunhofer IIS、ITWM 和 ETH Zürich 設(shè)計,,VRP(variable precision processor )由 CEA LIST 設(shè)計,。這些專用加速器與 EXTOLL 的超高速片上網(wǎng)絡(luò)和 SERDES 技術(shù)相連接。

  EPAC 設(shè)計由 Fraunhofer IIS 完成,,并在GLOBALFOUNDRIES 22FDX 低功耗產(chǎn)線上完成芯片集成,,并將在 FORTH、E4 和薩格勒布大學(xué)設(shè)計的基于 FPGA 的電路板中進(jìn)行集成和評估,。EPAC的成功制造將展示基于加速器的綠色HPC計算的下一步,。

  根據(jù)他們的展望,,下一代 EPAC 加速器和接口將得到改進(jìn)和完善,以在 12 納米及以下技術(shù)中實現(xiàn)更高的性能和更低的功率水平,,并計劃引入小芯片方法,。

  來自 Fraunhofer IIS 的 Norbert Schuhmann 說:“這種設(shè)計和架構(gòu)的關(guān)鍵挑戰(zhàn)不僅在于在超過 1 GHz 的加速器中實現(xiàn)最高的吞吐量和低功耗水平,而且還要像協(xié)奏曲一樣與內(nèi)存訪問和芯片內(nèi)部和外圍設(shè)備的數(shù)據(jù)傳輸速率高于 200 Gbit/s,?!?/p>

  6nm的RISC-V處理器

  根據(jù)EPI的最初規(guī)劃,這些處理器的第一代芯片預(yù)計在2020年推出,,以便及時地為歐盟將在2020-2021年間部署的E級先導(dǎo)系統(tǒng)提供支撐,,而第二代芯片將于2023-2024年助力歐盟的第一套E級系統(tǒng)。這項系統(tǒng)工程由EuroHPC(歐洲超算聯(lián)盟)主導(dǎo),,該組織成立的初衷就是使歐洲在高性能計算技術(shù)方面與美國,、中國和日本并駕齊驅(qū)。這項任務(wù)的部分工作涉及開發(fā)自研組件,,以增強歐盟成員國對超級計算機的自主可控能力,。

  但從最新的報道可以看到,EPI最新的的目標(biāo)是到2022年將把ARM和RISC-V的組合芯片用于高性能計算(HPC),,這比原計劃晚一年,。

  項目項目合作伙伴已經(jīng)完成了其RISC-V加速器體系結(jié)構(gòu)的第一個版本,名為EPAC,,并預(yù)計在明年的三年項目結(jié)束之前測試芯片,。代號為Titan的EPAC測試芯片芯片將與PCIe EPAC測試平臺相輔相成,可以測試和增強體系結(jié)構(gòu),,以備將來修訂和構(gòu)建原型系統(tǒng),。

  該項目旨在到2022年,在臺積電的6nm工藝上生產(chǎn)使用ARM Zues和RISC-V內(nèi)核生產(chǎn)代號為Rhea的多核設(shè)備,。按原定時間表計劃,,這將在2021年完成。代號為Cronos的第二代設(shè)備將結(jié)合包括EPAC加速器與ARM Neoverse V1高性能數(shù)據(jù)中心核心,。這將是2023年建造歐洲百億億次超級計算機的主要引擎,。

  RISC-V的先驅(qū)SiPearl一直是這個項目的關(guān)鍵人物,,SiPearl與Arm簽署了許可協(xié)議并在德國開設(shè)了一家分支機構(gòu),。競爭對手SiFive還與巴塞羅那超級計算機中心以及EPI合作伙伴合作,為百億億超級計算機使用RSIC-V技術(shù),。

  “SiFive在百億億次計算非常感興趣,,我們與BCS Barcelon合作,使用的是一個完整的系統(tǒng)模型的模擬框架,,并增加了RISC-V標(biāo)準(zhǔn)的向量處理器,,使exascle處理更加強大,,”SiFive性能架構(gòu)的高級總監(jiān)Nasr Ullah說。

  EPI項目已經(jīng)具有支持RISC-V向量內(nèi)在函數(shù)和C / C ++代碼自動并行化的編譯器,,并且正在仿真中評估生成的代碼平臺可為應(yīng)用程序,,編譯器和體系結(jié)構(gòu)的整體協(xié)同設(shè)計提供詳細(xì)的見解。其他軟件開發(fā)工具(SDV)正在為異構(gòu)ARM + RISC-V體系結(jié)構(gòu)調(diào)整操作系統(tǒng),。

  該芯片不僅涉及百億億次超級計算機,。該項目還正在為汽車工業(yè)開發(fā)概念驗證,以展示歐洲處理器倡議IP如何實現(xiàn)未來的ADAS功能,,從而為通過RISC-V平臺,,Kalray的MPPA和EPAC加速EPAC加速器鋪平道路。Menta eFPGA IP作為加速器,。

  


微信圖片_20210517164139.jpg

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章,、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]