《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 業(yè)界動態(tài) > PCI Express 與 FPGA

PCI Express 與 FPGA

FPGA 為何是構(gòu)建 PCI Express 端點器件的最佳平臺
2008-07-31
作者:Alex Goldhammer
?

PCI Express 是一種使用時鐘數(shù)據(jù)恢復 (CDR) 技術(shù)的高速串行 I/O" title="I/O">I/O 互連機制,。PCI Express Gen1 規(guī)范規(guī)定的線速率為每通道 2.5 Gbps,,可以讓您建立具備單通道 (x1) 鏈路 2 Gbps經(jīng) 8B/10B 編碼直至 32 通道 64 Gbps 吞吐量的應(yīng)用。這樣,,就能在保持或改進吞吐量的同時,,顯著減少引腳數(shù)量,。另外,,還可以減小 PCB 的尺寸,、降低跡線和層的數(shù)量并簡化布局和設(shè)計。引腳數(shù)量減少,,也就意味著噪聲和電磁干擾" title="電磁干擾">電磁干擾 (EMI) 降低。CDR 消除了寬并行總線中普遍存在的時鐘-數(shù)據(jù)歪斜問題,,簡化了互連實現(xiàn),。

?

?

PCI Express 與 FPGA.pdf

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點,。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]