1 整體設(shè)計(jì)思路
圖1為s/H電路的結(jié)構(gòu),,Ucm為運(yùn)放的共模輸入電壓,,采樣開(kāi)關(guān)N1和N2設(shè)計(jì)為圖2的自舉開(kāi)關(guān),N3~N8采用NMOS開(kāi)關(guān),,以上開(kāi)關(guān)在相應(yīng)的時(shí)鐘信號(hào)為高電平時(shí)閉合,。當(dāng)φ1d為高電平、φ2為低電平時(shí),,輸入電壓uI通過(guò)電容CS進(jìn)行采樣,;當(dāng)φ1d低電平、φ2高電平時(shí),,電路進(jìn)入保持階段,,uI經(jīng)過(guò)采樣電容CS和反饋通道連接至運(yùn)放輸出端,輸出端負(fù)載由CL驅(qū)動(dòng),,這樣的采樣電路結(jié)構(gòu)使反饋系數(shù)接近于1,。根據(jù)推導(dǎo),在采樣階段,,CMOS開(kāi)關(guān)工作在線性區(qū),,采樣開(kāi)關(guān)管柵-源電壓UGS與輸入電壓uI的關(guān)系為
UGS=UCP-UIsin(2πfIt)(1)
式中:UI為輸入電壓uI的幅值;fI為輸入信號(hào)頻率,;UCP為采樣時(shí)鐘信號(hào)的幅值,。在保持階段φ2導(dǎo)通,CS的下極板直接與運(yùn)放的輸出端相連接,,uI通過(guò)采樣電容傳輸至輸出端,;當(dāng)采樣階段過(guò)渡到保持階段時(shí),CMOS器件出現(xiàn)溝道電荷注入,,同時(shí)在保持階段由于電容耦合,,會(huì)出現(xiàn)時(shí)鐘反饋通道。因此利用下極板采樣技術(shù)降低開(kāi)關(guān)動(dòng)作時(shí)對(duì)采樣信號(hào)的影響,,兩個(gè)階段CS上存儲(chǔ)的正負(fù)電荷相互抵消,,從而消除了運(yùn)放工作時(shí)產(chǎn)生的誤差。另外,,選取合適的時(shí)間常數(shù)RC可以提高采樣速率,。
2 輸入端柵-源自舉開(kāi)關(guān)的設(shè)計(jì)
當(dāng)uI=UIsin(2πfIt)時(shí),,圖1中的CMOS開(kāi)關(guān)N1和N2的導(dǎo)通電阻與輸入信號(hào)呈非線性關(guān)系,因此對(duì)連續(xù)時(shí)間信號(hào)采樣時(shí),,會(huì)產(chǎn)生信號(hào)失真和幅度波動(dòng),,這限制了采樣速率和S/H電路的開(kāi)啟時(shí)間;且CMOS開(kāi)關(guān)的柵.源電壓越大,,導(dǎo)通電阻越小,。若將N1和N2設(shè)計(jì)為柵-源自舉開(kāi)關(guān),就能保證N1和N2的柵-源電壓不超出VDD,,則導(dǎo)通電阻接近于常數(shù)并使失真降到最低,。于是設(shè)計(jì)的柵.源自舉開(kāi)關(guān)如圖2所示,CP為高電平時(shí),,VN1和VN2導(dǎo)通,,電容C3充電至VDD,VN8和VN6導(dǎo)通,,VN7關(guān)閉,。CP為低電平時(shí),VN1,,VN2和VN8斷開(kāi),,VP4,VH5和VN7導(dǎo)通,,C3上電壓就經(jīng)過(guò)VP4,,VN7和VN5加至VP5上,其柵-源電壓UGS=VDD,;當(dāng)CP為高電平時(shí),,柵-源自舉開(kāi)關(guān)Nl和N2導(dǎo)通,CP為低電平時(shí)柵.源自舉開(kāi)關(guān)N1和N2關(guān)斷,。在CP相VN6導(dǎo)通,,A點(diǎn)電壓較高,開(kāi)關(guān)VN1和VN2呈現(xiàn)阻性負(fù)載,,因此存在著如圖2中虛線所示的泄漏電流ID,,嚴(yán)重制約運(yùn)放增益的提高。采用VP6進(jìn)行鉗位,,使得CP相VN6處于關(guān)閉狀態(tài),,并使采樣開(kāi)關(guān)N1和N2自舉電壓提高10%,泄漏電流減小40%,。由于存在著襯偏效應(yīng),,所以N1和N2的導(dǎo)通電阻不能保持為定值,采用小尺寸的VP5不但可減小導(dǎo)通電阻,,而且能改善線性度,。圖2中輸出緩沖電容C4起到隔離作用。
3 全差分運(yùn)放的設(shè)計(jì)
對(duì)于圖1采樣/保持電路,,在φld時(shí)刻對(duì)輸入差分信號(hào)采樣,,φ2時(shí)刻將前一時(shí)刻存儲(chǔ)于Cs上的電荷傳到輸出端,φ1為下極板采樣開(kāi)關(guān)N3和N4的控制時(shí)鐘信號(hào),,它比時(shí)鐘信號(hào)φ1d延時(shí)t1,,使開(kāi)關(guān)N3和N4先于開(kāi)關(guān)N1和N2開(kāi)通或關(guān)斷。圖3為圖1電路所要求的時(shí)鐘信號(hào):設(shè)計(jì)的S/H電路是一個(gè)零階采樣電路,,因?yàn)樵诓蓸与A段N7和N8都導(dǎo)通,,輸人和輸出信號(hào)具有相同的直流分量;在采樣和保持階段電壓變化不明顯,,但每一個(gè)采樣階段運(yùn)放的輸出電壓都要置為0 V,。因此,所設(shè)計(jì)全差分運(yùn)放除了具有高速,、高精度性能外,,還要有輸入、輸出端短路的特性,。
圖4為多增益級(jí)折疊式共柵-共源運(yùn)放電路,,采用Q1和Q2雙極型晶體管(BJT)差動(dòng)輸入方式,共柵-共源鏡像電流源VP3和VP4,,VP1和VP2作為有源負(fù)載,,藉此提高運(yùn)放的電壓增益;采用Q3,,Q4和Q5,,Q6共基-共射電路作為運(yùn)放的差動(dòng)輸出級(jí),以增強(qiáng)運(yùn)放的負(fù)載驅(qū)動(dòng)能力并具有高速特性,;開(kāi)關(guān)電容構(gòu)成共模反饋電路(CMFB),,可使運(yùn)放的輸出信號(hào)和輸入信號(hào)的直流分量相等;UB1,,UB2,,UB3和UB4為偏置電壓。轉(zhuǎn)換時(shí)間tC和建立時(shí)間tS分別約為采樣周期TS的1/8和3/8,。經(jīng)過(guò)計(jì)算,,當(dāng)fS為250 MHz時(shí),tC=0.5 ns,,tS=1.5 ns,。這就要求轉(zhuǎn)換速率(SR)為500 V/μs,計(jì)算公式如下:SR=UP-P/tC(式中UP-P為輸入電壓峰-峰值,,UP-P=250 mV),。為使運(yùn)放獲得較高的直流增益和高精度,,所設(shè)計(jì)S/H電路的絕對(duì)誤差δ≤±ULSB/2,它的輸出電壓有效值U,。與直流增益A,、采樣電容CS及寄生電容CP的關(guān)系式為
Uo≈UI[1-(1+CP/CS)/A](2)
由式(2)可見(jiàn),通過(guò)增大運(yùn)放的直流增益A來(lái)減小增益誤差(1+Cp/Cs)/A,,可使Uo與UI之間的偏差小于1/2N+1(N是系統(tǒng)所要得到的精度位數(shù)),。因而對(duì)于10位系統(tǒng),電壓增益至少為67.21 dB,,此時(shí)CP≈0.12 pF,。考慮到電路提速的要求,,取CS=1 pF,。對(duì)于線性采樣電路來(lái)說(shuō),為使tS=0.375 7TS,,取單位增益帶寬fT大于725MHz,。fT與反饋系數(shù)F、建立時(shí)間常數(shù)τS之間有如下關(guān)系
fT>1/2π(FτS)=1/2π[F(tS/7.6)] (3)
式中:建立時(shí)間tS=7.6τs,,F(xiàn)=0.89,。與CMOS運(yùn)放相比,BiCMOS運(yùn)放不但具有高增益,、低噪聲特性,,而且具有較短的建立時(shí)間ts,速度較快,,尤其是其相位裕度大于45°,,因此運(yùn)放的工作性能穩(wěn)定。
4 雙通道共模反饋電路的設(shè)計(jì)
因?yàn)槿罘终郫B式運(yùn)放的共模輸出電壓對(duì)器件的適配情況較為敏感,,所以在運(yùn)放中加入雙通道開(kāi)關(guān)電容CMFB電路,,可以達(dá)到穩(wěn)定其靜態(tài)工作點(diǎn)和增大共模輸出電壓擺幅的目的。圖5為采用開(kāi)關(guān)電容結(jié)構(gòu)設(shè)計(jì)的共模反饋電路,,用以穩(wěn)定輸出擺幅和電路阻抗,。設(shè)計(jì)的CMFB電路通過(guò)對(duì)共模輸出電壓進(jìn)行反饋校正,確保運(yùn)放輸入和輸出短路,。圖5中uO+和uO-為運(yùn)放的輸出電壓,,uc為運(yùn)放的理想共模輸出電壓,uc=(uO++uO-)/2,,uc作為圖4中VP和VP構(gòu)成的共柵-共源電流源I3和I4的柵極電壓,。共模反饋系數(shù)β=2CS/(2CS+CP),圖5φ1和φ2為時(shí)鐘信號(hào),其中的開(kāi)關(guān)均為PMOS管,;φ1時(shí)刻開(kāi)關(guān)電容CS進(jìn)行充電,,φ2時(shí)刻非開(kāi)關(guān)電容Cc產(chǎn)生輸出電壓的平均值,用以形成控制運(yùn)放電流源IS的電壓,。CC上的直流電壓由CS決定,,CS和CC并聯(lián)在UB1和UB2兩個(gè)偏置電壓之間起開(kāi)關(guān)作用,UB2=uc-VDD,,CS為0.1~0.25 CC。圖6是電源電壓為1.2 V,,輸入電壓uI峰-峰值為0.6 V,,采用0.18 μm CMOS工藝,共模輸出電壓uc的仿真波形,。由圖6可截出uc的最大輸出電壓幅值Ucm≈600 mV,,運(yùn)放達(dá)到共模輸出電壓的穩(wěn)定時(shí)間tW=(4.135-4.12)×10-7s≈1.5 ns。
5 實(shí)驗(yàn)結(jié)果與分析
利用Cadence Spectre軟件工具的仿真環(huán)境,,采用SMIC公司0.25μm標(biāo)準(zhǔn)BiCMOS工藝,,進(jìn)行了模擬仿真實(shí)驗(yàn)。實(shí)驗(yàn)運(yùn)放電路的參數(shù)如下:輸入信號(hào)頻率fI為0~10 MHz的正弦波電壓,,共模輸入電壓為1.5 V,,UP-P=1 V,fS=250 MHz,,輸出端負(fù)載電容CL=0.5 pF,。從圖7采樣放大器的頻響曲線可見(jiàn):運(yùn)放直流電壓增益A=72 dB,單位增益帶寬fT=1.6 GHz,;S/H電路的反饋系數(shù)F=0.89時(shí),,對(duì)應(yīng)的相位為-107.9°,故相位裕度Pm為72.1°,,滿(mǎn)足系統(tǒng)大于725 MHz的帶寬要求,,同時(shí)相位裕度大于45°,因而所設(shè)計(jì)的系統(tǒng)是穩(wěn)定的,。圖8為所設(shè)計(jì)的S/H電路,,經(jīng)仿真實(shí)驗(yàn)獲得的離散傅里葉變換(DFT)頻譜分布,可見(jiàn)當(dāng)fI=10 MHz,,fS=250 MHz時(shí),,S/H電路的SFDR=-61 dB,SNR=62 dB,,三次諧波電壓201gU3=-105.6 dB,,SNR大于50 dB,此時(shí)S/H分辨率ENOB=(SNR-1.76)/6.02>10位,,滿(mǎn)足10位ADC的性能要求,。表1為運(yùn)放的仿真結(jié)果,,建立時(shí)間tS=1.37 ns,轉(zhuǎn)換速率SR=500 V/μs,,功耗PD=8 mW,,tS較短,SR較高,,PD較低,,符合ADC的高速要求。表2為所設(shè)計(jì)的S/H電路與其他文獻(xiàn)S/H電路的仿真結(jié)果性能對(duì)比情況,,由表可見(jiàn),,所設(shè)計(jì)的S/H電路的fS=250 MHz,采樣頻率適中,;其VDD=3 V,,比文獻(xiàn)[3]中的S/H電路低0.3 V,而功耗PD=10.85 mW,,介于前兩者之間,,比文獻(xiàn)[3]S/H電路降低15.15 mW;但它具有10位的高精度,,比文獻(xiàn)[3]S/H電路提高了兩個(gè)精度等級(jí),。
6 結(jié)論
采用0.25μm SiGe BiCMOS工藝,在全差分折疊式BiCMOS運(yùn)放的基礎(chǔ)上設(shè)計(jì)了S/H電路,。文中設(shè)計(jì)的S/H電路,,采用下極板采樣和改進(jìn)型自舉開(kāi)關(guān)新技術(shù),從而提高了采樣速率和線性度,。由實(shí)驗(yàn)數(shù)據(jù)可知,,設(shè)計(jì)的全差分折疊式BiCMOS運(yùn)放具有高增益、高精度和高增益帶寬性能,,運(yùn)放中在關(guān)鍵部位,、選用有限數(shù)目的BJT使電路擁有較快的轉(zhuǎn)換速率和大電流驅(qū)動(dòng)能力,且運(yùn)放的建立時(shí)間有所降低,;而新設(shè)計(jì)的雙通道共模反饋(CMFB)電路,,既穩(wěn)定了靜態(tài)工作點(diǎn),又改善了溫度穩(wěn)定性,;另外,,所設(shè)計(jì)的S/H電路中的采樣開(kāi)關(guān)統(tǒng)一設(shè)置為CMOS開(kāi)關(guān),故功耗大為降低,。由于當(dāng)fI=10 MHz,,fS=250 MHz時(shí)S/H電路的仿真結(jié)果滿(mǎn)足了10位精度ADC的性能要求,所以該款S/H電路對(duì)于高速、低壓,、低耗的ADC和其他微處理器及信號(hào)調(diào)理電路的設(shè)計(jì)都具有指導(dǎo)作用,。