《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 嵌入式技術(shù) > 解決方案 > 新款 interAptiv 內(nèi)核幫助實(shí)現(xiàn) SoC 設(shè)計(jì)中的“陰陽”平衡

新款 interAptiv 內(nèi)核幫助實(shí)現(xiàn) SoC 設(shè)計(jì)中的“陰陽”平衡

Delfin Rodillas
2012-06-18
關(guān)鍵詞: MIPS interAptiv SOC

    性能和功耗/面積通常是相互沖突的設(shè)計(jì)目標(biāo),,就像SoC 設(shè)計(jì)中的“陰”和“陽”,。每一代的SoC 都必須不斷地在這兩個(gè)設(shè)計(jì)目標(biāo)之間糾結(jié),而就當(dāng)你覺得終于取得完美的平衡時(shí),,新的設(shè)計(jì)目標(biāo)又推動(dòng)著你繼續(xù)向前,!

    事實(shí)上,,SoC 性能目標(biāo)的快速推進(jìn)確實(shí)令人感到驚奇,昨天的“高級(jí)”性能,,轉(zhuǎn)眼間,,今天就變成“中級(jí)”了。

     以智能手機(jī)為例,,隨著快速普及,,一個(gè)新興但飛速增長的入門級(jí)智能手機(jī)市場已經(jīng)形成。這些低于100 美元的手機(jī)雖然沒有高端產(chǎn)品的完整功能,,但仍需要一定程度的性能,,才能支持更多的常見功能。多款早期上市的低成本智能手機(jī)是采用單核處理器,,但較新的手機(jī)將采用多核設(shè)計(jì),,有可能是分別用作應(yīng)用處理和基帶處理、或兩者的結(jié)合,。由此我們需要一個(gè)優(yōu)秀的中端多核處理器,,考慮到移動(dòng)產(chǎn)品的海量特點(diǎn),低成本和低功耗也是非常重要的設(shè)計(jì)目標(biāo),。

     入門級(jí)智能手機(jī)是“陰,、陽”應(yīng)用的典范,但它不是唯一苛求面積和功耗效率的設(shè)備,,還有其他很多設(shè)備也需要這樣的中端多核處理性能,。受寬帶、移動(dòng)和新應(yīng)用的推動(dòng),,SSD 控制器,、家用網(wǎng)關(guān)和車載資訊娛樂系統(tǒng)等產(chǎn)品用的SoC 對(duì)于多核的性能需求也日益提升。雖然這些應(yīng)用不一定需要最高的性能等級(jí),但仍然要求不錯(cuò)的中級(jí)性能,。而且,要在嚴(yán)格的設(shè)計(jì)限制條件下取得功耗和性能的平衡,,會(huì)比僅要求高性能設(shè)計(jì)的挑戰(zhàn)更大,。

     我們非常高興推出新款MIPS interAptiv 多線程、多核處理器系列,,因?yàn)樗芴峁└鞣N嵌入式設(shè)備所需的高效的中端多核性能,,并同時(shí)具備低功耗和低成本特性,是上述應(yīng)用和其他有類似需求產(chǎn)品的理想選擇,。interAptiv 內(nèi)核的效率主要來自采用多線程技術(shù),,這對(duì)于高平行度和因內(nèi)存訪問而造成流水線暫停的應(yīng)用來說,特別能顯示出價(jià)值,。若以單位面積和單位功耗而言,,interAptiv 內(nèi)核能實(shí)現(xiàn)最高的性能等級(jí),從而比對(duì)手相同等級(jí)的內(nèi)核更有優(yōu)勢(shì),。interAptiv 提供的多核支持,,意味著您可以擁有極高的可伸展性與高效多處理的平臺(tái)。

    與MIPS 的前一代多線程內(nèi)核相比,,interAptiv 內(nèi)核主要增強(qiáng)了多核性能,,如前所述,越來越多的中端設(shè)計(jì)也向多核轉(zhuǎn)移,,因此突然之間,,連接這些內(nèi)核的模塊能否提供良好性能,就變得非常重要,。interAptiv 內(nèi)核采用MIPS 第二代整合了L2 cache控制器的同步管理器(CM),。通過整合L2 cache 控制器和其他功能提升,CM 可顯著改善延遲,,并提供最佳的系統(tǒng)處理能力,。

    interAptiv 內(nèi)核也強(qiáng)化了電源管理功能,能智能選取L1 ICACHE的路,,并具備在L1 DCACHE 和DSPRAM 進(jìn)行32 位訪問,,以及根據(jù)總線需求關(guān)閉內(nèi)核時(shí)脈的能力。除了這些增強(qiáng)功能,,我們前一代多線程/多核產(chǎn)品中的電源管理特性,,包括能以單核為基礎(chǔ)進(jìn)行的電壓門和時(shí)鐘門控的集群電源控制,都一并包括在interAptiv 內(nèi)核中,。

    對(duì)于為高可靠性應(yīng)用開發(fā)SoC 的設(shè)計(jì)人員來說,,interAptiv 內(nèi)核可為L1 DCACHE 和DSPRAM 內(nèi)存提供ECC 糾錯(cuò)功能,非常適用于存儲(chǔ)或車用駕駛輔助系統(tǒng)等需要資料完整性的應(yīng)用。

    因此,,雖然我們還不能完全省掉在性能和功耗/成本效率間博取平衡的努力,,(抱歉,目前還沒有一個(gè)按鈕就能解決這個(gè)問題的方案),,但通過interAptiv 內(nèi)核,,我們可以將整個(gè)設(shè)計(jì)過程變得更為輕松。想要知道如何利用interAptiv 內(nèi)核達(dá)成“陰陽”之間的平衡嗎,?請(qǐng)立即瀏覽MIPS 網(wǎng)站中的interAptiv產(chǎn)品介紹,!

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn),。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請(qǐng)及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118;郵箱:[email protected],。