Altera的DSP Builder Advanced Blockset™設(shè)計流程通過了BDTI的驗證,,這是業(yè)界最可信的獨立DSP技術(shù)分析來源
Altera公司(NASDAQ: ALTR)今天宣布,,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計,。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在Altera Stratix® V和Arria® V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,,同時驗證了要求較高的浮點DSP應(yīng)用的性能,。請訪問www.altera.com.cn/floatingpoint,,閱讀BDTI完整的FPGA浮點DSP分析報告,。
Altera的浮點DSP設(shè)計流程經(jīng)過規(guī)劃,,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和Simulink,,以及Altera的DSP Builder高級模塊庫,,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能DSP,,這些應(yīng)用包括,,雷達、無線基站,、工業(yè)自動化,、儀表和醫(yī)療圖像等。
Altera產(chǎn)品市場總監(jiān)Alex Grbic評論說:“Altera的浮點解決方案支持設(shè)計人員充分利用FPGA為DSP數(shù)據(jù)通路提供的強大的高性能浮點資源,。通過BDTI對我們解決方案的測試,,Altera打破了FPGA僅限于高性能定點處理這一傳統(tǒng)。”
對于這一研究,,BDTI基準(zhǔn)測試矩陣方程求解器采用了Cholesky和QR分解方法,。矩陣求逆是雷達系統(tǒng)、多輸入多輸出(MIMO)無線系統(tǒng)以及醫(yī)療成像和很多其他DSP應(yīng)用所使用的代表性處理功能,。
在對Altera浮點設(shè)計流程評估中,,BDTI宣布:“在一個平臺上采用統(tǒng)一的工具,Altera浮點設(shè)計流程簡化了在FPGA中實現(xiàn)復(fù)數(shù)浮點DSP算法的過程,。”報告進行了補充:“通過功能集成,,在算法級和FPGA級實現(xiàn)了快速開發(fā)和設(shè)計空間管理,最終減少了在設(shè)計上的投入,。”
供貨信息
現(xiàn)在可以下載Altera的DSP Builder,。此外,也已經(jīng)開始提供Altera的Stratix V版DSP開發(fā)套件以及Arria V FPGA開發(fā)套件,。關(guān)于AlteraDSP解決方案的詳細(xì)信息,,請訪問www.altera.com.cn/dsp。
Altera簡介
Altera®的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效地實現(xiàn)創(chuàng)新,,突出產(chǎn)品優(yōu)勢,,贏得市場競爭。請訪問www.altera.com,,或者www.altera.com.cn,,了解Altera FPGA、CPLD和ASIC器件的詳細(xì)信息,。請關(guān)注Altera官方微博,,通過Altera中文論壇及時提出問題,分享信息,,與眾多的Altera工程師在線交流,。