《電子技術應用》
您所在的位置:首頁 > EDA與制造 > 業(yè)界動態(tài) > 華力微電子基于Cadence公司Encounter 數字技術開發(fā)55納米平臺的參考設計流程

華力微電子基于Cadence公司Encounter 數字技術開發(fā)55納米平臺的參考設計流程

2013-08-16

    全球電子設計創(chuàng)新領先企業(yè)Cadence設計系統(tǒng)公司(NASDAQ:CDNS)與上海華力微電子有限公司,,今天共同宣布華力微電子基于Cadence ® Encounter® 數字技術交付出55納米平臺的參考設計流程。從現在起,華力微電子首次在其已建立的55 納米工藝平臺上實現了從RTL到GDSII的完整流程,,它也是Cadence與上海華力緊密合作的結果,。

    在該流程中所使用的Cadence數字工具包括RTL Compiler、Encounter Digital Implementation 系統(tǒng),、Conformal LEC,、QRC Extraction、Encounter Timing 系統(tǒng),、Encounter Power 系統(tǒng)和Physical Verification 系統(tǒng),。除了Cadence工具以外,全芯片流程彰顯華力微電子55納米庫,、存儲器IP和IO功能特色,。

    “通過與Cadence緊密合作,我們可為客戶提供基于Cadence和華力微電子先進技術的完整55納米參考設計流程,,”華力微電子副總栽舒奇表示,,“我們期待繼續(xù)與Cadence合作為客戶提供高品質硅晶的最快捷徑。”

     “華力微電子公司自2010成立以來,,有著令人印象深刻的成功紀錄,,并已成為Cadence 重要合作伙伴,”Cadence公司銷售副總栽劉國軍表示,。“我們共同的努力幫助設計人員有效實施和驗證他們設計的同時,,又贏得產品投放市場的時間目標。”

關于Cadence

Cadence公司成就全球電子設計技術創(chuàng)新,,并在創(chuàng)建當今集成電路和電子產品中發(fā)揮核心作用,。我們的客戶采用Cadence的軟件、硬件,、IP,、設計服務,設計和驗證用于消費電子,、網絡和通訊設備以及計算機系統(tǒng)中的尖端半導體器件,。公司總部位于美國加州圣荷塞市,在世界各地均設有銷售辦事處,、設計中心和研究機構,,以服務于全球電子產業(yè)。關于公司,、產品及服務的更多信息,,敬請瀏覽公司網站www.cadence.com

本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,,并不代表本網站贊同其觀點,。轉載的所有的文章,、圖片、音/視頻文件等資料的版權歸版權所有權人所有,。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者,。如涉及作品內容、版權和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失,。聯系電話:010-82306118,;郵箱:[email protected]