基于 FPGA 的多通道 HDLC 通信系統設計與實現
所屬分類:技術論文
上傳者:aet
文檔大小:265 K
所需積分:0分積分不夠怎么辦?
文檔介紹:為了滿足某測控平臺的設計要求,設計并實現了基于FPGA的六通道HDLC并行通信系統。該系統以FPGA為核心,包括FPGA、DSP、485轉換接口等部分。給出了系統的電路設計、關鍵模塊及軟件流程圖。測試結果表明,系統通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設計已經成功應用于某樣機中。
現在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。