英特爾在高端技術上的策略錯誤,,意外讓后起之秀臺積電坐上主導全球芯片制造的龍頭寶座,,這種因為巨人對手的錯誤而得利,甚至攀上全球顛峰的案例算少見,。不過,,從 2019 年起英特爾“硬起來”了,不但“孵化” 4 年的 10 nm 技術量產,,披露一連串最新封裝技術,,對上臺積電的 SoIC 技術,兩大巨頭的“真 3D ”封裝正式過招,,究竟鹿死誰手,,仍有一番較量。
臺積電有兩大競爭對手,,一是過去一直仰望的英特爾,,二是過往處于平行線的三星,但這幾年卻積極從“存儲賽道”轉到“邏輯賽道”,,導致彼此頻頻過招,。
即使是英特爾在高端工藝技術上屢次失誤,臺積電仍是十分尊敬英特爾,,認為其技術研發(fā)底氣強大,,臺積電創(chuàng)辦人張忠謀更表示“永遠不要小看英特爾”。對于三星,,張忠謀曾表示佩服其為完成目標而展現的凝聚力,,但因近年來兩家公司在高端工藝競爭上常常擦槍走火,彼此時常“斜睨”對方,。
圖 | 英特爾在 SEMICON West 中進一步披露將 2D 封裝技術 EMIB 和 3D 封裝技術 Foveros 做結合,。(來源:英特爾)
英特爾絕地大反攻
臺積電與三星頻頻較量,且屢次勝出的關鍵,,除了在高端工藝技術上不手軟地砸錢,,保持巨大的研發(fā)能量外,在 10 年前就看到要延續(xù)摩爾定律的壽命,,唯有解開后端“封裝”技術的瓶頸,,因此部署重兵在封裝領域。
英特爾雖然在 10 nm 工藝技術上延遲 4 年,,導致全球芯片制造的龍頭寶座拱手讓給臺積電,但從 2019 年開始,,英特爾展開絕地大反攻,。
英特爾日前更在舊金山登場的 SEMICON West 中,強調能同時提供 2D 和 3D 封裝技術,,分享 3 項重大封裝的全新技術架構:
第一是 Co-EMIB 技術:英特爾先前已經有嵌入式多芯片互連橋接 EMIB( Embedded Multi-die Interconnect Bridge),,這是一款 2D 的封裝技術,在之前的“架構日”( Architecture Day )也宣布 3D 封裝技術 Foveros 的誕生,。
這次英特爾進一步提出 Co-EMIB 技術,,基于 2D 封裝技術 EMIB 和 3D 封裝技術 Foveros,利用高密度的互連技術,,實現高帶寬,、低功耗,并實現有競爭力的 I/O 密度,,全新的 Co-EMIB 技術可連結更高的計算性能,,能夠讓兩個或多個 Foveros 元件互連,基本達到單晶片性能,。
第二是英特爾的互連技術 ODI(Omni-Directional Interconnect),,提供封裝中小芯片之間,無論是芯片或模塊之間的水平通信或是垂直通信,,互聯通信都有更多靈活性,。
ODI 封裝技術利用大的垂直通孔直接從封裝基板向頂部裸片供電,比傳統(tǒng)的硅通孔大得多且電阻更低,,可提供更穩(wěn)定的電力傳輸,,同時通過堆疊實現更高帶寬和更低時延。再者,,利用這種方法可以減少基底芯片中所需的硅通孔數量,,可減少面積且縮小裸芯片的尺寸。
第三是 MDIO:是基于先進介面匯流排 AIB( Advanced Interface Bus )發(fā)布的 MDIO 全新裸片間接口技術。MDIO 技術支持對小芯片 IP 模塊庫的模塊化系統(tǒng)設計,,能夠提供更高能效,,實現 AIB 技術兩倍以上的速度和帶寬密度。
毫無疑問,,英特爾與臺積電都將“大炮”對準 3D 封裝技術,,這個“后摩爾定律”時代最至關重要的戰(zhàn)場。
3D 封裝技術的三大挑戰(zhàn)
英特爾之前提出的 Foveros 全新的 3D 封裝技術,,就已經讓市場十分驚艷,。
因為3D 堆疊技術已在存儲領域實現了,但要堆疊不同邏輯產品,,則是一個巨大的技術門檻,。英特爾就是想把芯片堆疊從傳統(tǒng)的被動硅中介層( passive interposer )與堆疊存儲器,擴展至堆疊高效能邏輯產品如 CPU ,、 GPU ,、 AI 芯片等,實現業(yè)界常常在談論的“異質堆疊整合”技術,,且不單是芯片堆疊,,還做到不同 Wafer 之間的直接貼合。
英特爾為了以封裝技術全面大反攻,,也大力借助“小芯片”( chiplet )概念,,讓存儲和運算芯片能以不同組合堆疊。
Foveros 這項 3D 封裝技術可以將產品分解成更小的“小芯片”,,其中的電源傳輸電路,、 SRAM 、 I/O 元件可以建入底層的基礎芯片( base die )當中,,而高效能邏輯芯片則堆疊在上面,,同時 Foveros 也具備在新的裝置設計中混搭各種硅知識產權( IP )模組、各種存儲,、 I/O 元件的彈性,。
英特爾第一個使用高端 Foveros 封裝技術產品,將是結合 10 nm芯片的“ Lakefield ”處理器,,根據英特爾之前宣布,,會在 2019 年問世,這不但是英特爾繼 2018 年宣布推出 2D 封裝技術的 EMIB 之后另一大突破,,更等同是對臺積電日前披露的 3D 封裝技術 SoIC 下戰(zhàn)帖,。
英特爾的 Lakefield 處理器預計是在單一芯片上采用 10nm 技術的 Sunny Cove 架構為主核心,另外再配置 4 個 10nm 的 Tremont 架構做為小核心,,且內建 LP DDR4 存儲控制器等,,之所以可以把這么多的運算和處理元件都包在一顆單芯片中,,秘訣就在 Foveros 封裝技術。
再者,,未來英特爾也會將 Foveros 封裝技術從 10nm 推進至 7nm,,通過 3D 封裝來延續(xù)摩爾定律。不過,, Foveros 技術因為是堆層堆疊,,非常考驗散熱,,加上生產良率是一大問題,,以及上下層的供電穩(wěn)定性,因此可以說,,目前 Foveros 封裝技術三大項挑戰(zhàn)分別為散熱,、良率、供電等,。
圖 |臺積電日前在上海技術論壇中展現四大封裝技術:CoWoS,、InFO、WoW,、SoIC,,其中 SoIC 預計明年可開始生產,。
圖 |臺積電日前在上海技術論壇中讓兩大3D封裝技術WoW,、SoIC 亮相,同時做出比較,,會是未來工藝技術持續(xù)推進的重要動力“
3D 封裝元年”將至
臺積電日前在批露最高端封裝技術 SoIC(system-on-integrated-chips)技術時,,市場也直言“真正的 3D IC 終于來了”, SoIC 預計從 2020 年起貢獻營收,,并將在 2021 年創(chuàng)造顯著收入貢獻,。
臺積電在封裝技術上陸續(xù)推出 2.5D的高端封裝技術 CoWoS(Chip-on-Wafer-on-Substrate),以及經濟型的扇出型晶圓InFO( Integrated Fan-out )都非常成功,,可以說一路從三星手上分食蘋果訂單,,到獨享蘋果訂單,靠的就是封裝技術領先對手,,將其產業(yè)地位推上另一個高峰,。
早在 10 年前臺積電就看出隨著半導體前段工藝的快速微縮,后段封裝技術會跟不上前段工藝的腳步,,臺積電技術往前沖刺的腳步會因此被拖累,,等到那時,摩爾定律真的會失效,,因此毅然決定投入封裝技術,,在 2008 年底成立導線與封裝技術整合部門(Integrated Interconnect and Package Development Division, IIPD ),。
可以觀察到,全球半導體龍頭霸主的地位,,當中一大關鍵系于“ 3D 封裝技術”,,2020 年將陸續(xù)進入 3D 封裝量產的時間點。
英特爾第一個采用 Foveros 封裝技術的“ Lakefield ”處理器預計 2019 年下半問世,,但因為 COMPUTEX 中沒有宣布相關細節(jié),,不知時程是否有變化,而臺積電的 SoIC 封裝預計 2020 年小量貢獻營收,,因此,,可說 2020 年是“ 3D 封裝元年”,屆時又是摩爾定律的一大里程碑,,預計英特爾,、臺積電祭出的“真 3D ”封裝技術將帶來新一輪的廝殺。