德國(guó)慕尼黑,,2022 年 8 月31日 – 處理器設(shè)計(jì)自動(dòng)化和可定制RISC-V處理器知識(shí)產(chǎn)權(quán)(IP)的領(lǐng)導(dǎo)者Codasip日前宣布,,將通過(guò) Intelò Pathfinder for RISC-V*計(jì)劃專業(yè)版提供其 32 位IP核 L31,。通過(guò)加入該計(jì)劃,,Codasip 正在通過(guò)使用英特爾的FPGA 使其屢獲殊榮的嵌入式 RISC-V 技術(shù)更易于用于原型設(shè)計(jì),、量產(chǎn)設(shè)計(jì)或研究目的,。
在SoC的設(shè)計(jì)過(guò)程中,,利用FPGA進(jìn)行架構(gòu)探索和了解 IP 的不同配置和組合大有裨益,,特別是在 SoC 開(kāi)發(fā)周期的早期階段,。英特爾此前剛剛宣布了其Pathfinder for RISC-V計(jì)劃,提供了一個(gè)利用其FPGA板卡對(duì)接RISC-V處理器和外設(shè) IP 的通用環(huán)境,。
“FPGA 是電子行業(yè)中進(jìn)行原型設(shè)計(jì)和實(shí)現(xiàn)量產(chǎn)的重要組成部分,,”Codasip 首席營(yíng)銷官 Rupert Baines 表示?!拔覀儦g迎英特爾對(duì)該計(jì)劃的投資,,該公司對(duì) RISC-V 的明確承諾將使整個(gè) RISC-V 生態(tài)系統(tǒng)受益。我們很榮幸成為這項(xiàng)倡議的一部分,,從而助力我們的客戶在開(kāi)發(fā)他們的RISC-V SoC時(shí)可以利用英特爾?的FPGA,。”
英特爾 RISC-V投資基金總經(jīng)理 Vijay Krishnan 說(shuō)道:“RISC-V 的快速發(fā)展為構(gòu)建產(chǎn)品和解決方案開(kāi)辟了新途徑,。我們正在努力圍繞一個(gè)共同的愿景去激勵(lì)RISC-V生態(tài)系統(tǒng),,以加速其部署進(jìn)程。為了實(shí)現(xiàn)這一目標(biāo),,我們很高興看到 Codasip 通過(guò)Intel Pathfinder for RISC-V賦能其處理器 IP,。”
同理,,最好在設(shè)計(jì)周期的早期階段就開(kāi)始開(kāi)發(fā)軟件,。該計(jì)劃包括一個(gè)統(tǒng)一的集成開(kāi)發(fā)環(huán)境(IDE) 和軟件協(xié)議棧,該軟件協(xié)議棧包括軟件工具鏈和常用操作系統(tǒng),,從而為嵌入式軟件開(kāi)發(fā)人員提供必需支持,。
在合作項(xiàng)目中,,英特爾 FPGA 板卡和英特爾軟件協(xié)議棧可以與Codasip L31 RISC-V IP核的位圖文件結(jié)合使用,。這有利于物聯(lián)網(wǎng)(IoT)和邊緣 AI 等應(yīng)用程序的開(kāi)發(fā)人員,。
Codasip L31 是一款 32 位嵌入式 RISC-V處理器核,該IP核支持 RV32IMCB 指令集,。該內(nèi)核擁有3 級(jí)流水線和一系列配置選項(xiàng),,包括高速緩存和緊密耦合的存儲(chǔ)器。