《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 萊迪思半導體發(fā)布適用于HDMI,、DVI和7:1 LVDS的視頻顯示接口套件

萊迪思半導體發(fā)布適用于HDMI,、DVI和7:1 LVDS的視頻顯示接口套件

模塊化的硬件和 IP平臺包括電路板、知識產(chǎn)權和參考設計
2010-09-28
作者:萊迪思半導體公司

   萊迪思半導體公司(NASDAQ: LSCC)今日發(fā)布了即可獲取的全面的視頻顯示接口套件,,適用于高清多媒體接口(HDMI 1.3a)、數(shù)字視頻接口(DVI)和7:1 LVDS接口。所有這些顯示接口都可以作為獲獎的中檔LatticeECP3™的參考設計免費獲得,,一些免費的參考設計還可以移植到LatticeECP2M™和LatticeXP2™ FPGA系列,。經(jīng)芯片驗證的參考設計使嵌入式、數(shù)字顯示牌和工業(yè)客戶能夠設計高性能的娛樂,、信息和視頻系統(tǒng),。基于FPGA的可編程解決方案還可以使客戶快速實現(xiàn)其專有的圖像處理功能,,這將有助于其產(chǎn)品的差異化,。
 
  萊迪思針對整個顯示應用細分市場,為三種主流多媒體標準提供了全面的解決方案,。HDMI解決方案適用于處理從網(wǎng)絡服務器,、工業(yè)攝像機以及其他信號來源,到放映機和其他視頻顯示器的高清,、非復制保護的音頻-視頻信號,。DVI解決方案專門針對數(shù)字顯示牌、消費和工業(yè)客戶,,其應用僅需要視頻而不需要音頻,,并且他們對任何額外的使用權費用比較敏感。7:1 LVDS解決方案十分適合于在電子系統(tǒng)(嵌入式應用)中的板和板之間,,傳輸大量視頻數(shù)據(jù),。
 
  經(jīng)芯片驗證的參考設計為三種主流的視頻標準實現(xiàn)了物理層功能,以實現(xiàn)可靠,、有效的串行傳輸,。第一個參考設計,HDMI物理接口,,充分利用了LatticeECP3 SERDES和其相關的PLL來自動檢測HDMI的分辨率,。這使得用戶不需要編寫處理器固件,從而使設計能夠使用更少的元件,,并且獲得更快的產(chǎn)品上市時間,。通過去除了分立的PHY并且集成到LatticeECP3器件中,進一步節(jié)約了成本,。
 
  第二個參考設計,,DVI物理接口,采用最小變換差分信號(Transition Minimized Differential Signaling)機制,,編碼/解碼和串行/解串LatticeECP3 FPGA中低功耗嵌入式SERDES上的視頻數(shù)據(jù),。它可以發(fā)送和接收DVI視頻數(shù)據(jù)。
 
  第三個參考設計,,在具有1Gbps LVDS功能的源同步差分I/O上實現(xiàn)了7:1 LVDS物理接口,。此參考設計利用了較新的萊迪思FPGA系列中獨特的工程預制I/O元件,,如:高速LVDS緩沖器、DDR寄存器,、精確PLL和內(nèi)置的gearbox邏輯,,以實現(xiàn)數(shù)據(jù)速率的最優(yōu)化管理。嵌入式應用還經(jīng)常需要在傳輸之前或之后進行圖像和視頻處理,。萊迪思的低成本,、中檔FPGA使得設計師們能夠構建集成的器件,同時擁有數(shù)據(jù)處理和有效的數(shù)據(jù)傳輸功能,。
 
   “我們很高興能為我們的客戶提供開發(fā)先進,、高性能的視頻顯示應用的全面的視頻顯示接口套件”,萊迪思半導體公司的高密度解決方案市場部總監(jiān),,Shakeel Peera說道,,“萊迪思致力于提供全面的芯片開發(fā)資源支持,包括評估套件,、參考設計,、軟件工具和IP核,幫助我們的客戶加快其產(chǎn)品上市時間,。”
 
  欲了解更多有關萊迪思半導體提供的視頻顯示解決方案的信息,,請訪問http://www.latticesemi.com/video。免費的參考設計和相關文檔還可以從萊迪思網(wǎng)站下載,。
 
 

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點,。轉載的所有的文章,、圖片、音/視頻文件等資料的版權歸版權所有權人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認版權者,。如涉及作品內(nèi)容、版權和其它問題,,請及時通過電子郵件或電話通知我們,,以便迅速采取適當措施,避免給雙方造成不必要的經(jīng)濟損失,。聯(lián)系電話:010-82306118,;郵箱:[email protected]