EDA與制造相關(guān)文章 印制電路板EMC設(shè)計(jì)技巧 實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),,也會(huì)對電子設(shè)備的可靠性產(chǎn)生不利影響,。例如,如果印制板兩條細(xì)平行線靠得很近,,則會(huì)形成信號(hào)波形的延遲,,在傳輸線的終端形成反射噪聲。因此,,在設(shè)計(jì)印制電路 發(fā)表于:1/21/2011 基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)與仿真 EDA仿真軟件中Electronics Workbench仿真設(shè)計(jì)分析軟件是計(jì)算機(jī)數(shù)字電路與邏輯設(shè)計(jì)模擬和仿真的軟件包,,是實(shí)用的電子電路在線仿真工具,可加快產(chǎn)品的開發(fā)速度,,提高工作效率,。這里介紹一種基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)與仿真。 發(fā)表于:1/21/2011 基于ClearNAND閃存的系統(tǒng)設(shè)計(jì)改進(jìn)方案 自問世以來,,NAND閃存對ECC(糾錯(cuò)碼)糾錯(cuò)能力的要求越來越高,。雖然這不是一個(gè)新問題,但是支持最新的多層單元(MLC)架構(gòu)和每單元存儲(chǔ)三位數(shù)據(jù)(three-bit-per-cell)技術(shù)所需的ECC糾錯(cuò)能力讓系統(tǒng)人員越來越難以應(yīng)付,。 發(fā)表于:1/21/2011 基于OMNeT++的“實(shí)代碼”仿真模式研究* 嘗試搭建一個(gè)基于OMNeT++仿真器的“實(shí)代碼仿真模式”的研究,,將整套UCOS系統(tǒng)上運(yùn)行的協(xié)議代碼封裝成動(dòng)態(tài)鏈接庫,加載到仿真器上利用其離散仿真事件隊(duì)列機(jī)制進(jìn)行調(diào)試,,運(yùn)行通過后可以直接在實(shí)際硬件芯片上運(yùn)行,,無需二次修改,大大提高研究開發(fā)進(jìn)度,。成功地將UCOS上運(yùn)行的aloha協(xié)議棧封裝成DLL加載到OMNeT++,,調(diào)試運(yùn)行通過并且已經(jīng)投入到實(shí)際應(yīng)用中。 發(fā)表于:1/20/2011 Bulgin新型PCB安裝保險(xiǎn)絲座面世 作為Arcolectric,、Bulgin 和 Sifam 國際電子制造品牌的擁有者,,Elektron Technology日前推出了兩款全新的垂直型印刷電路板板級(jí)安裝(PCB-mounting)保險(xiǎn)絲座FX0442和FX0443,這兩款新設(shè)計(jì)屬于該公司旗下產(chǎn)品門類豐富的Bulgin保險(xiǎn)絲座系列,。 發(fā)表于:1/20/2011 正交相干檢波方法及FPGA的實(shí)現(xiàn) 本文詳細(xì)介紹了中頻直接正交采樣及Bessel插值理論,,并基于這一理論,,用FPGA將一路中頻信號(hào)分解成了兩路正交數(shù)字信號(hào),本文同時(shí)重點(diǎn)給出了用FPGA實(shí)現(xiàn)這一過程的詳細(xì)方案 發(fā)表于:1/20/2011 基于有限元方法的螺旋天線的仿真與設(shè)計(jì) 本文設(shè)計(jì)基于有限元方法,,利用此方法對所設(shè)計(jì)的螺旋天線進(jìn)行了仿真,、優(yōu)化設(shè)計(jì),得出了一系列有用的數(shù)據(jù),,并依據(jù)設(shè)計(jì)結(jié)果制作天線,。通過對天線進(jìn)行適當(dāng)?shù)恼{(diào)試和測試,結(jié)果表明,,在相同條件下,,螺旋天線性能優(yōu)于現(xiàn)有天線,是一種具有廣泛應(yīng)用前景的UHF天線,。 發(fā)表于:1/20/2011 基于FPGA的8085A CPU結(jié)構(gòu)分析與實(shí)現(xiàn) 1引言微型計(jì)算機(jī)原理幾乎是所有理工科類大學(xué)生的必修課目之一,,其重要性不言而喻。然而大多數(shù)教學(xué)側(cè)重于應(yīng)用方面,,對計(jì)算機(jī)的結(jié)構(gòu)及工作原理涉之不深,,因?yàn)闊o法做一個(gè)CPU來演示。這樣學(xué)生不能真正了解 發(fā)表于:1/20/2011 使用基于模型的設(shè)計(jì)進(jìn)行早期驗(yàn)證和確認(rèn) 使用基于模型的設(shè)計(jì)進(jìn)行早期驗(yàn)證和確認(rèn),MATLAB簡化了線性控制設(shè)計(jì),,但是在實(shí)際應(yīng)用中,,系統(tǒng)很少是線性的。因此,,即使在設(shè)計(jì)了控制器后,,對其進(jìn)行測試和調(diào)整仍然意味著需要構(gòu)建系統(tǒng)的硬件原型,并對算法進(jìn)行編碼,?;蛘撸?yàn)闆]有樣機(jī)而無法進(jìn)行測試,,只有等 發(fā)表于:1/20/2011 高速PCB設(shè)計(jì)中的串?dāng)_分析與控制 本文將介紹在信號(hào)完整性分析中抑制和改善信號(hào)串?dāng)_的方法,,以及電氣規(guī)則驅(qū)動(dòng)的高速PCB布線技術(shù)實(shí)現(xiàn)信號(hào)串?dāng)_控制的設(shè)計(jì)策略。 發(fā)表于:1/18/2011 FPGA設(shè)計(jì)中應(yīng)用仿真技術(shù)解決故障的方法 文中描述的方法可針對各種的故障的解決,。在故障出現(xiàn)時(shí),,只需定位出錯(cuò)的模塊,這些模塊內(nèi)嵌一些子模塊也無妨,;抓信號(hào)時(shí)將故障模塊的輸入輸出信號(hào)抓出即可,;利用輸入信號(hào)重建故障環(huán)境,若仿真輸出信號(hào)和所抓輸出信號(hào)相同,,說明故障環(huán)境建立正確,;用這個(gè)仿真平臺(tái)就可以具體定位是哪個(gè)子模塊、哪個(gè)信號(hào)出錯(cuò),,而不需要在SignalTap中把這些信號(hào)抓出來,;并且在修改代碼后可以驗(yàn)證是否修改成功,節(jié)省時(shí)間,,很明確的證明故障真的被解決了,,事半功倍。 發(fā)表于:1/18/2011 硅谷新創(chuàng)公司PARADE TECHNOLOGIES采用SpringSoft VERDI偵錯(cuò)系統(tǒng)執(zhí)行數(shù)字視頻接口芯片驗(yàn)證 專業(yè)IC設(shè)計(jì)軟件全球供貨商SpringSoft今天宣布,,頂尖視訊顯示器與模擬高速接口IC供貨商Parade Technologies Ltd.已經(jīng)選用Verdi?自動(dòng)化偵錯(cuò)系統(tǒng)作為標(biāo)準(zhǔn)偵錯(cuò)平臺(tái),。屢屢獲獎(jiǎng)的Verdi軟件已經(jīng)部署在Parade位于中國上海的設(shè)計(jì)中心,大幅縮減偵錯(cuò)時(shí)間并加速數(shù)字顯示接口芯片的功能驗(yàn)證,,這個(gè)芯片支持最新的高清晰度多媒體接口(High Definition Multimedia Interface,,HDMI?)與DisplayPort?標(biāo)準(zhǔn)。 發(fā)表于:1/17/2011 基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法 提出了一種基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法,。介紹了現(xiàn)有分頻方法的局限性,提出一種新的基于兩級(jí)計(jì)數(shù)器的分頻實(shí)現(xiàn)方法,給出該方法的設(shè)計(jì)原理以及實(shí)現(xiàn)框圖,利用軟件對電路進(jìn)行仿真,由仿真結(jié)果可以看出該方法可有效實(shí)現(xiàn)輸入信號(hào)頻率的小數(shù)調(diào)整,最后分析了方法的優(yōu)缺點(diǎn)及其應(yīng)用領(lǐng)域,。實(shí)驗(yàn)結(jié)果表明,設(shè)計(jì)方法能夠高精度地完成對信號(hào)頻率的微調(diào),并且頻率轉(zhuǎn)換時(shí)間被縮短到2.56μs。 發(fā)表于:1/17/2011 基于CPLD的CCD驅(qū)動(dòng)電路自動(dòng)增益調(diào)整 基于CPLD的CCD驅(qū)動(dòng)電路自動(dòng)增益調(diào)整,ccd(chargecoupledevice)是一種電荷藕合式光電轉(zhuǎn)換器件,。在物體位移測量系統(tǒng)中,常常以ccd作為位移傳感器,。當(dāng)一束曝光器發(fā)出的激光照射到被測物體上并發(fā)生漫反射時(shí),反射光將經(jīng)透鏡聚焦后成像在ccd上,以使ccd光敏單 發(fā)表于:1/17/2011 利用FPGA來實(shí)現(xiàn)RC6算法的設(shè)計(jì)與研究 利用FPGA來實(shí)現(xiàn)RC6算法的設(shè)計(jì)與研究,引言RC6是作為AES(AdvancedEncryptionStandard)的候選算法提交給NIST(美國國家標(biāo)準(zhǔn)局)的一種新的分組密碼。它是在RC5的基礎(chǔ)上設(shè)計(jì)的,,以更好地符合AES的要求,,且提高了安全性,增強(qiáng)了性能,。根據(jù)AES的要求,,一 發(fā)表于:1/17/2011 ?…364365366367368369370371372373…?