頭條 Altera被曝將易主銀湖資本 2 月 19 日消息,,彭博社今天(2 月 19 日)發(fā)布博文,,報道稱私募巨頭銀湖資本(Silver Lake Management)正與英特爾進行深入談判,計劃收購其可編程芯片部門 Altera 的多數(shù)股權(quán),。 最新資訊 可編程邏輯電路設(shè)計:如何提高集成電路的可靠性 負偏壓溫度不穩(wěn)定性(NegaTIve Bias Temperature Instability,NBTI),、熱載流子注入(Hot Carrier InjecTIon,HCI)效應(yīng),、電遷移(ElectromigraTIon,EM)效應(yīng)、靜電放電(Electrostatic Discharge,ESD)和輻射效應(yīng)等因素對于集成電路的可靠性有很大影響,??煽啃栽O(shè)計就是通過設(shè)計階段的優(yōu)化,降低這些因素對集成電路和性能的影響,,從而提高集成電路的可靠性,。 發(fā)表于:9/28/2022 教學(xué):如何在vivado環(huán)境下利用RS IP核實現(xiàn)RS碼的編譯碼 ADC 服務(wù)的一些應(yīng)用包括超高速多載波蜂窩基礎(chǔ)設(shè)施基站 RS碼是一種常用的糾錯編碼,本文主要介紹如何在vivado環(huán)境下利用RS IP核實現(xiàn)RS碼的編譯碼,。 發(fā)表于:9/28/2022 Linux教學(xué)——secure boot (二)基本概念和框架 secure boot是指確保在一個平臺上運行的程序的完整性的過程或機制,。secure boot會在固件和應(yīng)用程序之間建立一種信任關(guān)系。在啟用secure boot功能后,,未經(jīng)簽名的固件或程序?qū)⒉荒苓\行在該設(shè)備上,。 發(fā)表于:9/13/2022 教學(xué)——Linux 下查看內(nèi)存使用情況方法總結(jié) 在做Linux系統(tǒng)優(yōu)化的時候,物理內(nèi)存是其中最重要的一方面,。自然的,,Linux也提供了非常多的方法來監(jiān)控寶貴的內(nèi)存資源的使用情況。下面的清單詳細的列出了Linux系統(tǒng)下通過視圖工具或命令行來查看內(nèi)存使用情況的各種方法,。 發(fā)表于:9/9/2022 FPGA在OLED上顯示DHT11數(shù)據(jù) 這是FPGA之旅設(shè)計的第十三例啦,,本例是一個綜合性的例程,基于OLED屏幕顯示,,和DHT11溫濕度采集,,將DHT11采集到的溫濕度顯示到OLED屏幕上。 發(fā)表于:9/9/2022 講解:還沒吃透面試必問的紅黑樹,?圖文并茂的讓你徹底理解紅黑樹 什么是紅黑樹,?本篇文章讓你徹底理解,! 發(fā)表于:9/7/2022 FPGA教學(xué)——FPGA采集DHT11溫濕度 本篇是FPGA之旅設(shè)計的第十二例,在前面的例程中,,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進行采集,,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的例程,。本例將通過signal top實時采集波形,,確定采集到的數(shù)據(jù)是正確了(數(shù)據(jù)中帶了校驗)。 發(fā)表于:9/7/2022 Vivado中FFT IP核的使用 FFT(快速傅里葉變換)作為數(shù)字信號處理的核心算法具有重要的研究價值,,可應(yīng)用于傅里葉變換所能涉及的任何領(lǐng)域,,如圖像處理,、音頻編碼、頻譜分析,、雷達信號脈沖壓縮等數(shù)字信號處理領(lǐng)域,。FFT的鮮明特征之一是計算離散傅里葉變換(DFT)的高效算法,把計算N點DFT的乘法運算量從N2次降低到N/2*log2N次,。而采用FPGA實現(xiàn)FFT的緣由在于:FPGA具有并行處理,、流水線處理、易編程,、片上資源豐富等方面特點,,用于實現(xiàn)高速、大點數(shù)的FFT優(yōu)勢明顯,。 發(fā)表于:9/7/2022 FPGA教學(xué)——詳解FPGA如何實現(xiàn)FP16格式點積級聯(lián)運算 通過使用Achronix Speedster7t FPGA中的機器學(xué)習(xí)加速器MLP72,,開發(fā)人員可以輕松選擇浮點/定點格式和多種位寬,或快速應(yīng)用塊浮點,,并通過內(nèi)部級聯(lián)可以達到理想性能,。 發(fā)表于:9/6/2022 FPGA教學(xué)——移位寄存器(左移,、右移、雙向)的Verilog實現(xiàn) 移位寄存器(左移、右移,、雙向)的Verilog實現(xiàn) 移位寄存器的功能和電路形式較多,,按移位方向分有左移、右移,、和雙向移位寄存器,;按接收數(shù)據(jù)方式分為串行輸入和并行輸入;按輸出方向分為串行輸出和并行輸出,。 發(fā)表于:9/6/2022 ?…11121314151617181920…?