基于FPGA的SRIO多通道控制系統(tǒng)設(shè)計與實現(xiàn)
所屬分類:技術(shù)論文
上傳者:aetmagazine
文檔大?。?span>4523 K
標(biāo)簽: Xilinx SRIO 多通道
所需積分:0分積分不夠怎么辦?
文檔介紹:在板間互聯(lián)及芯片互聯(lián)方式上,,SRIO具有更高的帶寬及實時性,。使用MSG(消息)接口的HELLO格式,發(fā)送端采用多接口設(shè)計方法,,內(nèi)部采用Round-Robin處理機制,,實現(xiàn)了多通道接口在同時發(fā)送數(shù)據(jù)時共用一個SRIO接口的競爭處理;同時封裝為多通道的輸入輸出的方式,,支持接口數(shù)量,、時鐘域的任意擴展。經(jīng)過測試驗證,,該系統(tǒng)最大可實現(xiàn)64個不同時鐘下通道的數(shù)據(jù)收發(fā),,單通道下包和包之間延時最低可到4 μs,在SRIO傳輸應(yīng)用方向上,,具有較好的應(yīng)用價值,。
現(xiàn)在下載
VIP會員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。