基于IP核的PCI總線接口設計與實現(xiàn) | |
所屬分類:技術論文 | |
上傳者:aet | |
文檔大小:2765 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:一種在計算機工業(yè)測控系統(tǒng)中應用FPGA和軟IP核實現(xiàn)PCI總線接口的方法。重點介紹了本地總線讀寫狀態(tài)機的設計,3.3V FPGA兼容PCI2.2、5V規(guī)范的電氣設計及其時序和布線問題,并給出了使用嵌入式邏輯分析儀實際捕獲的信號時序。實驗證明,該結(jié)構(gòu)的PCI接口測控系統(tǒng)工作穩(wěn)定可靠。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2