基于 FPGA 的多通道 HDLC 通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>265 K
所需積分:0分積分不夠怎么辦?
文檔介紹:為了滿足某測(cè)控平臺(tái)的設(shè)計(jì)要求,,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng),。該系統(tǒng)以FPGA為核心,包括FPGA,、DSP,、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計(jì),、關(guān)鍵模塊及軟件流程圖,。測(cè)試結(jié)果表明,,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,,目前該設(shè)計(jì)已經(jīng)成功應(yīng)用于某樣機(jī)中,。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。