一種高速跳頻接收機(jī)的改進(jìn)設(shè)計(jì)方案 | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>479 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:提出了一種新的利用接收機(jī)前端雙多鎖相環(huán)(PLL)和基帶直接數(shù)字頻率合成(DDS)共同實(shí)現(xiàn)高速跳頻的設(shè)計(jì)方案,根據(jù)系統(tǒng)的特點(diǎn)確定動(dòng)態(tài)范圍,發(fā)射功率,接收靈敏度等關(guān)鍵指標(biāo),進(jìn)行了高速跳頻制導(dǎo)接收機(jī)的總體方案,射頻前端和基帶基本算法框架設(shè)計(jì),實(shí)現(xiàn)了76000跳/s的跳頻速率,減小了接收機(jī)的體積,同時(shí)降低了功耗.理論分析和測(cè)試結(jié)果表明,接收機(jī)達(dá)到了較高的性能. | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專(zhuān)家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2