高階QAM定時(shí)同步的FPGA設(shè)計(jì)實(shí)現(xiàn) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>1584 K | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:在基于軟件無(wú)線電數(shù)字接收機(jī)技術(shù)的研究中,定時(shí)同步是一項(xiàng)關(guān)鍵技術(shù),。文中設(shè)計(jì)的定時(shí)同步結(jié)構(gòu)采用了基于Farrow結(jié)構(gòu)的內(nèi)插濾波器,同時(shí)以改進(jìn)的Gardner定時(shí)誤差計(jì)算方法提取采樣相位誤差,,該方法對(duì)載波相位不敏感,,可先獨(dú)立于載波同步單獨(dú)使用,,適用于高階QAM信號(hào)的定時(shí)同步。以128 QAM為例,,對(duì)整個(gè)系統(tǒng)進(jìn)行了仿真驗(yàn)證,,并且在FPGA平臺(tái)上實(shí)現(xiàn)了該算法,收到良好的效果,,具有很好的通用性和可移植性,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2