高階QAM定時同步的FPGA設(shè)計實現(xiàn)
所屬分類:技術(shù)論文
上傳者:aet
文檔大?。?span>1584 K
所需積分:0分積分不夠怎么辦,?
文檔介紹:在基于軟件無線電數(shù)字接收機技術(shù)的研究中,定時同步是一項關(guān)鍵技術(shù),。文中設(shè)計的定時同步結(jié)構(gòu)采用了基于Farrow結(jié)構(gòu)的內(nèi)插濾波器,,同時以改進的Gardner定時誤差計算方法提取采樣相位誤差,,該方法對載波相位不敏感,可先獨立于載波同步單獨使用,,適用于高階QAM信號的定時同步,。以128 QAM為例,對整個系統(tǒng)進行了仿真驗證,,并且在FPGA平臺上實現(xiàn)了該算法,,收到良好的效果,具有很好的通用性和可移植性,。
現(xiàn)在下載
VIP會員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。