《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 通信與網(wǎng)絡(luò) > 設(shè)計應(yīng)用 > 基于NAND FLASH的高速大容量存儲系統(tǒng)設(shè)計
基于NAND FLASH的高速大容量存儲系統(tǒng)設(shè)計
現(xiàn)代電子技術(shù)
朱知博 中國空空導(dǎo)彈研究院
摘要: 為了解決目前記錄系統(tǒng)容量小,、存儲速度低的問題,,采用性能優(yōu)良的固態(tài)NAND型FLASH為存儲介質(zhì),大規(guī)模集成電路FPGA為控制核心,,通過使用并行處理技術(shù)和流水線技術(shù)實現(xiàn)了多片低速FLASH時高速數(shù)據(jù)的存儲,,提高了整
Abstract:
Key words :

摘要:為了解決目前記錄系統(tǒng)" title="系統(tǒng)" target="_blank">系統(tǒng)容量小,、存儲" title="存儲" target="_blank">存儲速度低的問題,采用性能優(yōu)良的固態(tài)NANDFLASH為存儲介質(zhì),,大規(guī)模集成電路FPGA為控制核心,,通過使用并行處理技術(shù)和流水線技術(shù)實現(xiàn)了多片低速FLASH時高速" title="高速" target="_blank">高速數(shù)據(jù)的存儲,提高了整個系統(tǒng)的存儲容量和存儲速度,。針對FLASH內(nèi)部存在壞塊的自身缺陷,,建立一套查詢、更新和屏蔽壞塊的處理機(jī)制,有效的提高了數(shù)據(jù)存儲的可靠性,。
關(guān)鍵詞:高速,;流水線;FLASH,;FPGA

0 引言
    在數(shù)據(jù)采集存儲系統(tǒng)中,往往需要對采集后的數(shù)據(jù)進(jìn)行存儲以方便后續(xù)分析處理,。隨著我國航空電子技術(shù)和雷達(dá)成像技術(shù)的快速發(fā)展,,分辨率和采樣率大幅提升,由此便帶來了高速大容量" title="大容量" target="_blank">大容量數(shù)據(jù)的存儲問題,。同時存儲系統(tǒng)又要求掉電存儲數(shù)據(jù)并具有良好的抗振動能力,,因此存儲電路通常采用非易失的電路芯片構(gòu)成,而傳統(tǒng)的DOC,,E2PROM等存儲技術(shù)由于容量小,、速度低等缺點已經(jīng)不適用高速大容量數(shù)據(jù)的存儲??焖侔l(fā)展的閃速存儲器(FLASH MEMORY)因其具有體積小,、成本低、功耗小,、壽命長,、抗振動和寬溫度適應(yīng)范圍等特點,逐漸成為高速大容量存儲系統(tǒng)設(shè)計" title="設(shè)計" target="_blank">設(shè)計的主流方案,。

1 FLASH的控制邏輯
    目前FLASH芯片主要分為NOR型和NAND型,。NOR型具有可靠性高,隨機(jī)讀取速度快等優(yōu)點,,適用于程序代碼的存儲,。NAND型是一種線性存儲設(shè)備,適用于大容量數(shù)據(jù)和文件的存儲,。 K9WBG08U1M是三星公司推出的一款NAND型FLASH芯片,,存儲容量達(dá)到4 GB,它內(nèi)部由兩片2 GB的FLASH構(gòu)成,,通過片選信號CE1/CE2進(jìn)行選擇控制,,每片F(xiàn)LASH由8 192個塊組成,每塊有64頁,,每頁能存儲(4 096+128)個字節(jié)的數(shù)據(jù),。因此,訪問芯片需要5個地址周期,,其中3個周期的行地址用來確定某一頁,,2個周期的列地址用來確定每頁的某個字節(jié)。對FLASH進(jìn)行的操作主要有:存儲、讀取和擦除,。由于指令,、地址和數(shù)據(jù)復(fù)用芯片的8個I/O口,因此需要2個控制信號CLE和ALE分別鎖存指令和地址,。
    存儲操作一般使用基于頁的連續(xù)存儲模式,,所有的命令字、地址,、數(shù)據(jù)都是在a.jpg的上升沿寫入,。首先輸入命令字80H,隨后緊跟輸入5個周期的地址,,并且在a.jpg的上升沿將串行輸入數(shù)據(jù)加載進(jìn)芯片內(nèi)部的數(shù)據(jù)存儲器中,,最后輸入頁編程確認(rèn)命令10H便可啟動存儲操作,數(shù)據(jù)將自動的從片內(nèi)寄存器寫入存儲體中,,隨后可通過輸入讀狀態(tài)命令70H來判斷I/O端口輸出是否為O來檢測此次編程操作的成功性,。
    讀取操作通常也以頁為單位進(jìn)行。輸入起始命令字00H,、5個周期的地址和結(jié)束命令字30H后,,對應(yīng)地址的一頁4 096個字節(jié)數(shù)據(jù)便傳輸給數(shù)據(jù)寄存器,隨后在的下降沿將數(shù)據(jù)驅(qū)動到I/O總線輸出,。
    擦除操作與存儲,、讀取操作略有不同,它是以塊為單位進(jìn)行的,,因此只需要3個周期的地址即可,。在輸入擦除命令后,芯片便自動進(jìn)行擦除操作,,將存儲體內(nèi)的數(shù)據(jù)全部恢復(fù)為“FF"狀態(tài),,隨后也可通過輸入讀狀態(tài)命令字70H判斷端口輸出是否為0來檢測此次擦除操作的成功性。

2 系統(tǒng)存儲關(guān)鍵技術(shù)
    K9WBG08U1M一頁的存儲容量是4KB,,最短25ns時間寫入一個字節(jié),。因此,芯片接口的寫入速度最高為40MB/s,。芯片的存儲時間分為加載時間和編程時間兩部分,,寫滿一頁所需的命令、地址和數(shù)據(jù)的加載時間總共為102.5μs,,編程時間的典型值為200μs,,最大編程時間為700μ-s。為了減小數(shù)據(jù)在存儲過程中出錯的概率,,設(shè)計中使用最大的編程時間進(jìn)行計算,,因此對單片F(xiàn)LASH而言,,存儲速度最高可達(dá)5.1MB/s。
2.1 并行總線處理技術(shù)
    按照操作FLASH的傳統(tǒng)方法,,存儲完一片F(xiàn)LASH后,,再進(jìn)行下一片F(xiàn)LASH的操作,這樣最高存儲速度也只是單片F(xiàn)LASH的存儲速度即5.1 MB/s,,顯然無法適用于高速數(shù)據(jù)傳輸存儲的場合,。通過并行處理技術(shù)可以很直觀的提高存儲速度,具體實現(xiàn)方法是:將N片低速FLASH芯片并聯(lián)起來,,使用相同的控制線,、片選線和讀寫信號線,構(gòu)成一個多位寬的FLASH組,。這樣N片F(xiàn)LASH并行工作,,進(jìn)行相同的操作,,存儲量可達(dá)到單片F(xiàn)LASH的N倍,,所以理論上存儲速度也是單片F(xiàn)LASH的N倍。
2.2 流水線技術(shù)
    流水線技術(shù)在計算機(jī)領(lǐng)域得到廣泛運用,,它是在程序執(zhí)行時多條指令重疊進(jìn)行操作的一種準(zhǔn)并行處理實現(xiàn)技術(shù),。借鑒這種技術(shù)在進(jìn)行FLASH存儲時可以大大節(jié)省存儲時間,提高存儲速度,。FLASH每頁數(shù)據(jù)的加載時間和編程時間是器件本身所決定的,,當(dāng)加載完一頁數(shù)據(jù)后,F(xiàn)LASH就進(jìn)入忙狀態(tài),,此時需要等待加載的數(shù)據(jù)自動編程,,即將數(shù)據(jù)從寄存器中寫入存儲單元內(nèi),這期間不能進(jìn)行其余的操作,,當(dāng)編程結(jié)束后,,F(xiàn)LASH才恢復(fù)空閑狀態(tài),此后才能進(jìn)行下一頁數(shù)據(jù)的加載,,然后再進(jìn)行編程,。因此如果可以善加利用編程時間,使FLASH在進(jìn)行本頁數(shù)據(jù)編程的同時去執(zhí)行下一頁數(shù)據(jù)的加載,,這樣便可節(jié)省存儲時間,,提高速度。加載完一頁數(shù)據(jù)的時間約為102.5μs,,最大編程時間為700μs,,這樣在每頁的編程時間內(nèi)可以完成7次的FLASH加載操作(700/102.5≈7),由此畫出8級流水操作的時序圖如圖1所示,。

c.jpg


    圖1中每片F(xiàn)LASH都分為加載時間和編程時間,,當(dāng)?shù)谝黄現(xiàn)LASH完成第一頁的數(shù)據(jù)加載后進(jìn)入數(shù)據(jù)編程階段,。此時第二片F(xiàn)LASH開始進(jìn)行第一頁數(shù)據(jù)加載,加載完成后也進(jìn)入數(shù)據(jù)編程階段,。然后依次對第三片到第八片F(xiàn)LASH進(jìn)行相同的操作,,當(dāng)?shù)诎似現(xiàn)LASH也完成了第一頁數(shù)據(jù)的加載后,此時系統(tǒng)耗費的總時間約為7×102.5=717.5μs,,大于單片F(xiàn)LASH的最大編程時間700μs即第一片F(xiàn)LASH已經(jīng)完成了數(shù)據(jù)編程,,可以接著進(jìn)行第二頁的數(shù)據(jù)加載。當(dāng)?shù)诙摂?shù)據(jù)加載完成后,,第三片F(xiàn)LASH便完成了第一頁的數(shù)據(jù)編程,,可以接著進(jìn)行隨后操作。這種循環(huán)流水操作,,使FLASH在高速存儲過程中不必去考慮頁編程是否完成,,節(jié)省了頁編程時間,從而使存儲速度近似達(dá)到芯片接口寫入速度即40 MB/s,。由此可見,,運用流水操作技術(shù)的存儲速度將是單片F(xiàn)LASH存儲速度的8倍,實現(xiàn)了FLASH的快速高效無丟失存儲,。
2.3 壞塊處理技術(shù)
    NAND型FLASH芯片在出廠時內(nèi)部會隨機(jī)分布有壞塊,,壞塊是指一個塊內(nèi)含有一位或更多位的數(shù)據(jù)單元無法進(jìn)行操作,并且在芯片的長期使用過程中不可避免地還會增加新的壞塊,。不允許對壞塊進(jìn)行擦除和編程操作,,這樣會導(dǎo)致數(shù)據(jù)的存儲錯誤。因此在操作FLASH的過程中,,需要建立一個壞塊管理列表,,將芯片內(nèi)部的所有壞塊信息寫入列表中,并且在出現(xiàn)新的壞快時能夠及時的更新壞塊管理列表,。
    FLASH內(nèi)部的壞塊有兩種,,一種是芯片出廠時本身含有的初始壞塊,此類壞塊廠家已經(jīng)標(biāo)明,,通過讀取芯片每塊第一頁和第二頁的第4 096個字節(jié)來進(jìn)行判斷,,如果均是“FFH”,則認(rèn)為此塊是有效塊,,否則便為壞塊,。另一種則是在使用過程中新增加的壞塊,可以通過讀狀態(tài)寄存器來進(jìn)行判斷,。
    壞塊管理列表的建立和更新可以使用將其內(nèi)部地址空間和FLASH內(nèi)部塊地址一一對應(yīng)的映射方法,,當(dāng)發(fā)現(xiàn)是壞塊時,只需將列表中對應(yīng)此塊地址的單元寫入1比特“0”信息即可,,而其余的地址單元仍是1比特“1”信息代表有效塊,。在對FLASH的每一塊進(jìn)行操作之前,,需要先讀取壞塊管理列表中對應(yīng)此塊地址單元的信息,如果發(fā)現(xiàn)是壞塊就跳過此塊不進(jìn)行操作,,然后再進(jìn)行下一塊的判斷,,直至找到有效塊時再進(jìn)行操作。壞塊管理列表的建立和更新分別如圖2,、圖3所示,。

d.jpg



3 系統(tǒng)設(shè)計
3.1 系統(tǒng)硬件結(jié)構(gòu)組成
    本文所設(shè)計的高速大容量存儲系統(tǒng)的結(jié)構(gòu)框圖如圖4所示。系統(tǒng)中FLASH芯片選用三星公司的K9WBG08U1M,,存儲陣列分為8組,,采用流水線操作,每組由8片F(xiàn)LASH并聯(lián)共用控制線,,各組對應(yīng)行的FLASH共用數(shù)據(jù)線,。系統(tǒng)存儲容量達(dá)到4×8×8=256 GB,存儲速度理論值為40MB/   s×8=320 MB/s,。FPGA是整個系統(tǒng)的控制核心,,它將產(chǎn)生各種復(fù)雜的邏輯時序來控制外圍芯片協(xié)調(diào)有序地工作,選用Altera公司StratixⅡ系列的EP2S60F484I4芯片,,該芯片有48 352個邏輯單元,,內(nèi)置存儲RAM容量達(dá)2.5 MB,,滿足緩存數(shù)據(jù)的要求,。USB接口電路選用CYPRESS公司的CY7C68013A,該芯片集成了一個8.5 KB片上RAM的8051核,、4 KB的FIFO以及USB 2.0收發(fā)器,,滿足USB2.0通信協(xié)議,是進(jìn)行USB2.0開發(fā)的常用芯片,。壞塊信息存儲電路用于存儲和更新FLASH存儲陣列隨機(jī)出現(xiàn)的壞塊位置,,它必須是非易失零出錯的存儲介質(zhì),因此選用AMD公司的Am29LV800B NOR型FLASH,,存儲容量為8 Mb,,保證無壞塊。

e.jpg


3.2 系統(tǒng)具體實現(xiàn)
    FPGA是整個硬件系統(tǒng)的核心,,它完成電路的復(fù)雜時序控制,,使系統(tǒng)有條不紊地運行。FPGA上電后進(jìn)行初始化和加載配置信息,,完成后進(jìn)入工作狀態(tài),。首先根據(jù)USB接口電壓判斷是進(jìn)入數(shù)據(jù)記錄狀態(tài)還是數(shù)據(jù)下載狀態(tài),然后分別按照各自流程進(jìn)行工作,。FPGA內(nèi)部邏輯設(shè)計如圖5所示,。

f.jpg


    由于FLASH存儲陣列是8片并聯(lián)一起操作,,因此數(shù)據(jù)總線寬度便為64位,同時由于USB的接口數(shù)據(jù)寬度為16位,,因此系統(tǒng)中使用了2個FIFO分別進(jìn)行緩存,。在系統(tǒng)記錄狀態(tài)下,前端接收到高速串行數(shù)據(jù)后首先進(jìn)行串/并轉(zhuǎn)換,,然后為其添加一個64位的標(biāo)志頭一并存入FIFO緩存,,標(biāo)識頭是用來標(biāo)記每次的加電情況,方便FLASH數(shù)據(jù)的分段下載,。同時將外部NORFLASH內(nèi)所存儲的壞塊信息讀入FPGA內(nèi)部建立的RAM中,,在總接口控制下,屏蔽FLASH存儲陣列內(nèi)部的壞塊,,并按一定順序?qū)?shù)據(jù)寫入FLASH芯片,。由于數(shù)據(jù)在存儲過程中會產(chǎn)生新的壞塊,因此在每頁寫操作結(jié)束后需判斷此頁編程是否成功,,若編程失敗,,則對照此壞塊地址更新RAM中的壞塊信息,等待FLASH的存儲操作結(jié)束后,,再將更新后的RAM數(shù)據(jù)寫入外部NOR FLASH進(jìn)行保存,。
    在系統(tǒng)下載狀態(tài)時,首先對FLASH內(nèi)部的存儲數(shù)據(jù)進(jìn)行搜索,,找到標(biāo)識頭所在存儲陣列中的位置并將此位置信息寫入FPGA內(nèi)部的RAM中,,這樣便可知道每次加電后存儲數(shù)據(jù)在FLASH陣列中的起始塊位置和所占塊的容量。然后通過上位機(jī)軟件輸入起始位置,,塊容量和下載命令后,,F(xiàn)PGA內(nèi)部的總接口控制便可根據(jù)這些命令信息,同時屏蔽壞塊后將FLASH存儲陣列中相應(yīng)的數(shù)據(jù)寫入16位FIFO緩存中,,隨后便可通過USB接口下載至計算機(jī)進(jìn)行數(shù)據(jù)分析,。

4 結(jié)語
    隨著基于NAND技術(shù)的FLASH固態(tài)存儲器的快速發(fā)展,其存儲密度也越來越大,,而體積,、功耗和成本卻在減小,這使得NAND型FLASH在大容量高速存儲設(shè)備的研制中得到廣泛應(yīng)用,。本文針對單片F(xiàn)LASH存儲速度慢的缺點,,將多片低速FLASH芯片并行起來工作,同時又運用流水線操作節(jié)省了FLASH的自身編程時間,,從而使得整個存儲系統(tǒng)的存儲速度大大提高,。針對NAND FLASH內(nèi)部存在壞塊的問題,建立了一套完善的壞塊處理機(jī)制,,使得系統(tǒng)能夠準(zhǔn)確的存儲數(shù)據(jù),,保證數(shù)據(jù)的可靠性,。使用FPGA對FLASH存儲陣列及USB下載電路進(jìn)行控制,充分發(fā)揮了FPGA處理復(fù)雜邏輯的特點,,簡化了系統(tǒng)的硬件結(jié)構(gòu),。

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載,。