《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 賽靈思推出關(guān)鍵互聯(lián)IP打造新一代 LTE 和LTE-A 無線網(wǎng)絡(luò)基礎(chǔ)架構(gòu)

賽靈思推出關(guān)鍵互聯(lián)IP打造新一代 LTE 和LTE-A 無線網(wǎng)絡(luò)基礎(chǔ)架構(gòu)

全新賽靈思連接功能 IP可支持各項行業(yè)標(biāo)準(zhǔn)
2011-11-21
作者:賽靈思

  全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出三款對構(gòu)建低成本高靈活性可編程 3G+/4G 無線基站至關(guān)重要的關(guān)鍵互聯(lián)功能 IP ——賽靈思Serial RapidIO Gen 2 v1.2 終端LogiCORE™ IP,、JESD204 v1.1 LogiCORE IP以及CPRI v4.1 LogiCORE IP,,所有這三款產(chǎn)品均支持各類互聯(lián)標(biāo)準(zhǔn),,可幫助開發(fā)人員在構(gòu)建具有更高系統(tǒng)容量的新型無線網(wǎng)絡(luò)設(shè)備時,,克服各種設(shè)計挑戰(zhàn),。
  
  隨著無線寬帶數(shù)據(jù)用戶數(shù)量的增長以及寬帶使用需求的持續(xù)增溫,, 現(xiàn)今的無線網(wǎng)絡(luò)基礎(chǔ)架構(gòu)設(shè)備已經(jīng)無法滿足需求,。預(yù)計2015 年,, 移動寬帶用戶將從 2010 年的 5.6 億上升到21 億,平均移動寬帶網(wǎng)絡(luò)互聯(lián)速度將從 2010 年的 1 Mbs 提升至 2015 年的 5 Mbs,,在此情況下,,賽靈思的 LogiCORE IP將幫助設(shè)計者解決更高系統(tǒng)帶寬需求所帶來的各種挑戰(zhàn),同時幫助其實現(xiàn)更低的成本,、更高的靈活性和集成度,。
  
賽靈思互聯(lián)IP 支持新一代無線基礎(chǔ)架構(gòu)
  Serial RapidIO Gen 2 v1.2 Endpoint LogiCORE IP (第二代串行RapidIO v1.2 終端LogiCORE IP)符合 RapidIO 行業(yè)協(xié)會的 RapidIO Gen 2.2 規(guī)范,,是業(yè)界第一款可在 1x/2x/4x 基帶寬度下支持高達 6.25G 線速率的真正 Gen 2.2軟 IP。該 IP 包括一個經(jīng)過優(yōu)化的高度靈活的 Serial RapidIO 物理層內(nèi)核和一個邏輯 (I/O) 與傳輸層內(nèi)核,,并得到 7 系列 FPGA 和 Virtex®6 FPGA 的支持,,同時配套提供可配置緩存設(shè)計、參考時鐘模塊,、復(fù)位模塊和配置架構(gòu)參考設(shè)計,,可讓設(shè)計人員根據(jù)特定應(yīng)用靈活選擇功能模塊。該 IP 核還能將 FPGA/CPU/DSP 多處理器群的數(shù)據(jù)帶寬速度提高一倍,,以便在無線基礎(chǔ)設(shè)施等系統(tǒng)中實現(xiàn)復(fù)雜的算法和信號處理功能,,進而應(yīng)對不斷增長的系統(tǒng)數(shù)據(jù)吞吐量。
  
  CPRI v4.1 LogiCORE IP符合CPRI (Common Public Radio Interface,,通用公共無線接口 ) v4.2 標(biāo)準(zhǔn)規(guī)范,,是REC(Radio Equipment Controllers, 無線設(shè)備控制器) 或基帶卡一個或多個無線設(shè)備單元(射頻卡)之間互聯(lián)的最佳選擇,。隨著分布式基站以及基于云的 RAN(無線接入網(wǎng))概念的悄然升起,,越來越多的用戶更傾向于通過無線中頻來獲得最佳容量和覆蓋范圍,CPRI 協(xié)議通過遠程部署遠端射頻單元可實現(xiàn)分布式基站,。該 IP提供了可在單個高效協(xié)議中支持?jǐn)?shù)字中頻I/Q 數(shù)據(jù),、數(shù)字中頻單元管理和同步的最佳實現(xiàn)方案。由于得到了7 系列 FPGA 的支持,,賽靈思 CPRI v4.1 LogiCORE IP可將無線射頻拉遠(remote radio head)的互聯(lián)帶寬翻倍到 9.8G,,從而有效提升了系統(tǒng)數(shù)據(jù)容量。
  
  由于系統(tǒng)數(shù)據(jù)吞吐量不斷提高促使數(shù)據(jù)轉(zhuǎn)換器的采樣率快速提升,,在這種情況下,,賽靈思 JESD204B v.1.1 LogiCORE IP 使用1/2/4高速串行接口鏈路逐漸取代數(shù)據(jù)轉(zhuǎn)換器的寬并行接口,,來解決 IO 局限性并降低 PCB 布局成本及復(fù)雜性,。JESD204 v1.1 LogiCORE IP 核是業(yè)界首個符合聯(lián)合電子器件工程委員會 (JEDEC) JESD204B 標(biāo)準(zhǔn)的軟 IP 核,該標(biāo)準(zhǔn)描述了數(shù)據(jù)轉(zhuǎn)換器和邏輯器件之間的串行數(shù)據(jù)接口和鏈接協(xié)議,。該 IP 核得到了 7 系列 FPGA 的支持,,可配置用作 JESD204B 發(fā)射器以連接 DAC 器件,也可用作 JESD204B 接收器以連接 ADC 器件,。
  
定價與供貨情況
  Serial RapidIO Gen 2 v1.2,,CPRI v4.1和JESD204B v1.1 LogiCORE IP核隨賽靈思的ISE® 13.3 設(shè)計套件同步推出,并可進行免費評估,。如需了解更多信息,,敬請聯(lián)系您所在地的賽靈思銷售代表,或訪問以下網(wǎng)址:http://www.xilinx.com/cn/ise,。

本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容,、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。