</a>Serial RapidIO" title="Serial RapidIO">Serial RapidIO" title="Serial RapidIO">Serial RapidIO® Gen2 MegaCore®功能知識產(chǎn)權(quán)(IP),,滿足全球通信基礎(chǔ)設(shè)施系統(tǒng)日益增長的帶寬需求,。該IP新解決方案成功實(shí)現(xiàn)了所有硬件與最新Integrated Device Technology (IDT®) RapidIO芯片的互操作性,并支持28 nm Altera Stratix® V FPGA,,每通路工作速率高達(dá)6.25 Gbaud,。通過提前驗(yàn)證互操作性,Altera和IDT支持客戶采用RapidIO減少接口調(diào)試時間,,而將重點(diǎn)放在系統(tǒng)設(shè)計(jì)的核心功能上。
Altera產(chǎn)品市場總監(jiān)Alex Grbic評論說:“Serial RapidIO是點(diǎn)對點(diǎn)嵌入式處理器,、DSP,、FPGA和ASIC集群網(wǎng)絡(luò)的最佳互聯(lián)。通信系統(tǒng)對數(shù)據(jù)和語音帶寬的需求越來越高,,Altera的Serial RapidIO Gen2 IP支持速度最快的IDT交換芯片,,比較容易實(shí)現(xiàn)這些快速發(fā)展的應(yīng)用。”
Altera與IDT密切合作,實(shí)現(xiàn)了Serial RapidIO Gen2 MegaCore功能IP與IDT 80HCPS1848交換芯片的互操作性,,支持6.25G到最高25G總帶寬的x1,、x2和x4通路配置。IDT提供一系列高性能,、低功耗,、低延時Gen2 Serial RapidIO解決方案,與這些成熟可靠的解決方案實(shí)現(xiàn)互操作性是Altera的Serial RapidIO IP重要的里程碑,。
IDT的通信業(yè)務(wù)總經(jīng)理兼副總裁Tom Sparkman認(rèn)為:“IDT和Altera密切合作,,確保了與我們的RapidIO解決方案的全面互操作性,我們非常高興樹立了這一互通里程碑,。隨著通信系統(tǒng)帶寬需求的不斷增長,,我們的客戶采用了IDT成熟可靠的RapidIO交換機(jī)以及Altera這樣的供應(yīng)商提供的FPGA。我們設(shè)備的互操作性使得客戶能夠充滿信心的設(shè)計(jì)并開發(fā)系統(tǒng),。”
Altera Serial Rapid IO IP內(nèi)核簡介
Altera為定制Serial RapidIO處理單元,、橋接和交換提供全面的FPGA解決方案,為x1,、x2和x4通路配置6.25 Gbuad的Gen1和Gen2接口提供器件和IP支持,。Altera針對最新RapidIO規(guī)范2.2設(shè)計(jì)了IP內(nèi)核,提供物理層,、傳送層和邏輯層,,以及使用方便的維護(hù)和I/O系統(tǒng)功能,可以擴(kuò)展支持消息傳遞等其他功能,。該解決方案包括可配置Serial RapidIO IP內(nèi)核以及開發(fā)板,。
Stratix V FPGA簡介
Stratix V FPGA是使用TSMC 28-nm高性能(28HP)高K金屬柵極(HKMG)工藝進(jìn)行制造并經(jīng)過優(yōu)化的FPGA,比競爭器件高出一個速率等級,。Stratix V FPGA是業(yè)界唯一量產(chǎn)發(fā)售,、單管芯集成28 Gbps集成收發(fā)器的器件。設(shè)計(jì)人員使用Stratix V FPGA部分重新配置功能與通過現(xiàn)有PCI Express® (PCIe®) 鏈路協(xié)議實(shí)現(xiàn)配置(CvP)功能相結(jié)合,,進(jìn)一步提高靈活性和系統(tǒng)性能及帶寬,,同時降低功耗。這些領(lǐng)先技術(shù)滿足了無線基站和軍用雷達(dá)等高性能應(yīng)用的需求,。
供貨信息
Altera提供全面的系統(tǒng)級可集成Serial RapidIO解決方案,,包括,Gen1和Gen2 Serial RapidIO MegaCore功能IP,、參考設(shè)計(jì)和硬件開發(fā)平臺,。如果需要Altera Serial RapidIO Gen2 MegaCore功能IP,或者要詳細(xì)了解互操作性測試報(bào)告的信息,,請聯(lián)系[email protected],。
Altera簡介
Altera®的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效地實(shí)現(xiàn)創(chuàng)新,,突出產(chǎn)品優(yōu)勢,贏得市場競爭,。請?jiān)L問www.altera.com,,或者www.altera.com.cn,了解Altera FPGA,、CPLD和ASIC器件的詳細(xì)信息,。請關(guān)注Altera官方微博,通過Altera中文論壇及時提出問題,,分享信息,,與眾多的Altera工程師在線交流。
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn)。轉(zhuǎn)載的所有的文章,、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者,。如涉及作品內(nèi)容,、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118,;郵箱:[email protected],。