基于FPGA的相關(guān)干涉儀算法的研究與實(shí)現(xiàn) | |
所屬分類:白皮書 | |
上傳者:aet | |
文檔大?。?span>372 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:提出一種利用FPGA實(shí)現(xiàn)相關(guān)干涉儀測(cè)向算法的方法,,給出了測(cè)向系統(tǒng)的結(jié)構(gòu)和組成框圖,,并詳細(xì)介紹了FPGA內(nèi)部模塊的劃分及設(shè)計(jì)流程,,最后結(jié)合實(shí)際設(shè)計(jì)出一種實(shí)現(xiàn)方案,,并討論了該方案在寬帶測(cè)向中較原有實(shí)現(xiàn)方式的優(yōu)勢(shì),。為了使算法更適于FPGA實(shí)現(xiàn),,提出了一種新的相位樣本選取方法,并仿真驗(yàn)證了該方法與傳統(tǒng)方法的等效性,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2