《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 電源技術(shù) > 解決方案 > 【天芯互聯(lián)技術(shù)講堂】PLFO技術(shù):功率器件封裝的新選擇

【天芯互聯(lián)技術(shù)講堂】PLFO技術(shù):功率器件封裝的新選擇

2019-01-31
關(guān)鍵詞: 功率器件 SCI PLFO工藝

隨著功率器件往高性能,、小體積,、模塊化方向的發(fā)展,不僅需要好的熱性能,,還要具備復(fù)雜的線路布局,,以滿足更為復(fù)雜的功能。常規(guī)Leadfram搭配WB的封裝工藝受限于管腳數(shù)量問題,,越來越不滿足高集成功率器件封裝要求,。天芯互聯(lián)(SCI)和中科四合經(jīng)四年研發(fā)利用PLFO(Panel level Fan-out)的先進(jìn)封裝工藝,完成功率半導(dǎo)器件或集成模組的生產(chǎn),。符合功率器件往高性能,、小體積、模塊化,、集成化發(fā)展的需求,。所謂PLFO工藝是線路板廠將Fan Out技術(shù)通過線路板加工工藝進(jìn)行衍生,,Panel級的高效生產(chǎn)與芯片封裝結(jié)合的一種先進(jìn)封裝。

微信圖片_20190131224100.jpg

圖1 Fan out 工藝和PLFO工藝對比(Yole Development)

微信圖片_20190131224119.jpg

圖2  PLFO平臺的SiP 3D封裝

天芯互聯(lián)利用PLFO(Panel level Fan-out)技術(shù),,開發(fā)了一種新型的可擴(kuò)展的先進(jìn)功率器件封裝,,該技術(shù)不采用傳統(tǒng)的WB、銅Clip焊接等工藝,,而采用電鍍填銅進(jìn)行互聯(lián),,可以實(shí)現(xiàn)較低內(nèi)阻和較好的散熱性能。圖3 為PLFO功率器件封裝的工藝流程圖,。圖4為PLFO封裝MOSFET產(chǎn)品結(jié)構(gòu)示意圖,。

 

微信圖片_20190131224144.jpg

圖3  PLFO工藝流程圖

微信圖片_20190131224158.jpg

 

圖4   PLFO封裝產(chǎn)品結(jié)構(gòu)示意圖


表一為不同封裝結(jié)構(gòu)的封裝內(nèi)阻對比,對比常規(guī)的MOSFET封裝方案,,SCI的單面盲孔方案內(nèi)阻最高下降1.28MΩ,,下降幅度為85.3%。

微信圖片_20190131224213.jpg

表一 不同封裝結(jié)構(gòu)封裝內(nèi)阻對比圖

  

天芯互聯(lián)在PLFO技術(shù)方面已經(jīng)申請了24項(xiàng)專利,,同時(shí)針對功率器件通過PLFO平臺重點(diǎn)研發(fā),,目前已經(jīng)完成了TVS器件的量產(chǎn),同時(shí)MOSFET器件已經(jīng)跨入小批量階段,。在進(jìn)行工藝研發(fā)的同時(shí),,天芯互聯(lián)也在對材料進(jìn)行開發(fā),通過開發(fā)新型的基板材料,、封裝材料用于應(yīng)對后續(xù)PLFO工藝平臺不同場景的應(yīng)用,。


本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,,并不代表本網(wǎng)站贊同其觀點(diǎn),。轉(zhuǎn)載的所有的文章、圖片,、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有,。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容,、版權(quán)和其它問題,,請及時(shí)通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,,避免給雙方造成不必要的經(jīng)濟(jì)損失,。聯(lián)系電話:010-82306118;郵箱:[email protected],。