6 月 10 日消息,2025 年 IEEE VLSI 研討會正于日本東京舉行。SK 海力士在會議上提出了未來 30 年的新 DRAM 技術(shù)路線圖和可持續(xù)創(chuàng)新方向。
SK 海力士首席技術(shù)官 Cha Seon Yong 在會議發(fā)言中表示,延續(xù)現(xiàn)有技術(shù)平臺進(jìn)一步提升 DRAM 性能與容量的難度正與日俱增,該企業(yè)計劃將 4F2 VG 平臺和 3D DRAM 技術(shù)應(yīng)用于 10nm 或以下級內(nèi)存,并在結(jié)構(gòu)、材料和組件方面進(jìn)行創(chuàng)新。
4F2 VG 將傳統(tǒng) DRAM 中的平面柵極結(jié)構(gòu)調(diào)整為垂直方向,可最大限度減少單一數(shù)據(jù)存儲單元的面積占用,同時有助于實現(xiàn)高集成度、高速度和低功耗。在 4F2 VG DRAM 中將以類似 NAND 閃存的方式使用混合鍵合技術(shù)。
Cha Seon Yong 認(rèn)為,盡管業(yè)界有聲音認(rèn)為 3D DRAM 的堆疊層數(shù)增加意味著成本上升,但這一問題可同通過不斷的技術(shù)創(chuàng)新來解決。
本站內(nèi)容除特別聲明的原創(chuàng)文章之外,轉(zhuǎn)載內(nèi)容只為傳遞更多信息,并不代表本網(wǎng)站贊同其觀點。轉(zhuǎn)載的所有的文章、圖片、音/視頻文件等資料的版權(quán)歸版權(quán)所有權(quán)人所有。本站采用的非本站原創(chuàng)文章及圖片等內(nèi)容無法一一聯(lián)系確認(rèn)版權(quán)者。如涉及作品內(nèi)容、版權(quán)和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當(dāng)措施,避免給雙方造成不必要的經(jīng)濟(jì)損失。聯(lián)系電話:010-82306118;郵箱:[email protected]。