使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析
所屬分類(lèi):技術(shù)論文
上傳者:serena
標(biāo)簽: 時(shí)鐘PLL
所需積分:1分積分不夠怎么辦,?
文檔介紹: 使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析 (一)回顧源同步時(shí)序計(jì)算 ,,下面解釋以上公式中各參數(shù)的意義: Etch Delay:與常說(shuō)的飛行時(shí)間(Flight Time)意義相同,,其值并不是從仿真直接得到,,而是通過(guò)仿真結(jié)果的后處理得來(lái),。 請(qǐng)看下面圖示: 圖一為實(shí)際電路,,激勵(lì)源從輸出端,,經(jīng)過(guò)互連到達(dá)接收端,,傳輸延時(shí)如圖示Rmin,,Rmax,,F(xiàn)min,F(xiàn)max。 圖二為對(duì)應(yīng)輸出端的測(cè)試負(fù)載電路,,測(cè)試負(fù)載延時(shí)如圖示Rising,,F(xiàn)alling。通過(guò)這兩組值就可以計(jì)算得到Etch Delay 的最大和最小值,。
現(xiàn)在下載
VIP會(huì)員,,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。