可編輯程邏輯及IC開發(fā)領(lǐng)域的EDA工具介紹
所屬分類:技術(shù)論文
上傳者:serena
標(biāo)簽: 可編輯程邏輯 IC EDA
所需積分:1分積分不夠怎么辦,?
文檔介紹: EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,,以硬件描述語言為設(shè)計(jì)語言,,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA,、EPLD等),,以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過程?!肮び破涫?,必先利其器”,因此,,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來越高,。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,,一般至少要包含仿真器(Simulator),、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel,、PSpice,、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,,另一種是按功能進(jìn)行劃分,。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,,業(yè)內(nèi)最著名的三家公司是Cadence,、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,,較著名的公司有Altera,、Xilinx,、lattice等,。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,,適合于學(xué)術(shù)研究單位使用,,但系統(tǒng)復(fù)雜,、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),,提高資源利用率,,降低功耗,改善性能,,比較適合產(chǎn)品開發(fā)單位使用,。 若按功能分,大體可以分為以下三類,。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ,、QuartusⅡ,,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等,。其優(yōu)勢(shì)是功能全集成化,,可以加快動(dòng)態(tài)調(diào)試,縮短開發(fā)周期,;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析,、綜合和優(yōu)化,,將硬件描述語句(通常是系統(tǒng)級(jí)的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線,。為了優(yōu)化結(jié)果,,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,。
現(xiàn)在下載
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。