充分利用IP以及拓?fù)湟?guī)劃提高PCB設(shè)計效率 | |
所屬分類:技術(shù)論文 | |
上傳者:serena | |
標(biāo)簽: IP PCB | |
所需積分:1分積分不夠怎么辦,? | |
文檔介紹: 本文探討的重點是PCB設(shè)計人員利用IP,,并進一步采用拓?fù)湟?guī)劃和布線工具來支持IP,快速完成整個PCB設(shè)計,。從圖1可以看出,設(shè)計工程師的職責(zé)是通過布局少量必要元件,、并在這些元件之間規(guī)劃關(guān)鍵互連路徑來獲取IP,。一旦獲取到了IP,,就可將這些IP信息提供給PCB設(shè)計人員,,由他們完成剩余的設(shè)計。 圖1:設(shè)計工程師獲取IP,,PCB設(shè)計人員進一步采用拓?fù)湟?guī)劃和布線工具支持IP,,快速完成整個PCB設(shè)計,。 現(xiàn)在無需再通過設(shè)計工程師和PCB設(shè)計人員之間的交互和反復(fù)過程來獲取正確的設(shè)計意圖,設(shè)計工程師已經(jīng)獲取這些信息,,并且結(jié)果相當(dāng)精確,,這對PCB設(shè)計人員來說幫助很大,。在很多設(shè)計中,,設(shè)計工程師和PCB設(shè)計人員要進行交互式布局和布線,,這會消耗雙方許多寶貴的時間,。從以往的經(jīng)歷來看交互操作是必要的,但很耗時間,,且效率低下,。設(shè)計工程師提供的最初規(guī)劃可能只是一個手工繪圖,,沒有適當(dāng)比例的元件,、總線寬度或引腳輸出提示。 隨著PCB設(shè)計人員參與到設(shè)計中來,,雖然采用拓?fù)湟?guī)劃技術(shù)的工程師可以獲取某些元件的布局和互連,不過,,這個設(shè)計可能還需要布局其它元件,、獲取其它IO及總線結(jié)構(gòu)和所有互連才能完成,。 PCB設(shè)計人員需要采用拓?fù)湟?guī)劃,并與經(jīng)過布局的和尚未布局的元件進行交互,,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設(shè)計效率。 隨著關(guān)鍵區(qū)域和高密區(qū)域布局完成及拓?fù)湟?guī)劃被獲取,,布局可能先于最終拓?fù)湟?guī)劃完成。因此,,一些拓?fù)渎窂娇赡鼙仨毰c現(xiàn)有布局一起工作,。雖然它們的優(yōu)先級較低,但仍需要進行連接,。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,,這一級規(guī)劃可能需要更多細(xì)節(jié)來為其它信號提供必要的優(yōu)先級,。 | |
現(xiàn)在下載 | |
VIP會員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2