基于DSP EMIF口及FPGA設(shè)計(jì)并實(shí)現(xiàn)多DSP 嵌入式系 | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>220 K | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:在實(shí)時(shí)圖像處理、雷達(dá)信號(hào)處理、軟件無線電,、電子對(duì)抗,、3G數(shù)值仿真計(jì)算中,,單DSP無法滿足實(shí)時(shí)性和高速運(yùn)算量要求,,往往需要多DSP進(jìn)行協(xié)同處理。本文針對(duì)DSP的EMIF接口和FPGA的特點(diǎn),,設(shè)計(jì)8個(gè)DSP 通信的嵌入式系統(tǒng),。試驗(yàn)結(jié)果表明,所設(shè)計(jì)的多DSP通信的嵌入式系統(tǒng),,工作性能穩(wěn)定,,數(shù)據(jù)處理能力強(qiáng),適用于高端的雷達(dá)信號(hào)處理,、電子對(duì)抗,、超聲圖像處理等場(chǎng)合。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2