基于FPGA的高分辨率全景圖像處理平臺(tái) | |
所屬分類:技術(shù)論文 | |
上傳者:aet | |
文檔大?。?span>244 K | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:以FPGA為核心,,利用其內(nèi)部的Avalon總線技術(shù),,在SoPC Builder中將Flash和SRAM從外設(shè)及自己設(shè)計(jì)的兩個(gè)DMA采集和DMA顯示主外設(shè)集成到一個(gè)Avalon系統(tǒng)中,,構(gòu)建出基于FPGA的全景圖像實(shí)時(shí)處理平臺(tái),。結(jié)果證明,,本系統(tǒng)可以完成對(duì)分辨率為2 048×2 048,、15f/s的Camera Link接口全景圖像的實(shí)時(shí)采集,、存儲(chǔ)并解算成適于觀察的柱面圖像,,并以1 024×768的分辨率實(shí)時(shí)顯示。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分,;重復(fù)下載不扣分,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2