基于DDS+PLL的LFM探地雷達(dá)信號(hào)產(chǎn)生器設(shè)計(jì)與實(shí)現(xiàn)
所屬分類:參考設(shè)計(jì)
上傳者:aet
文檔大?。?span>376 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦,?
文檔介紹:介紹了一種寬帶線性調(diào)頻(LFM)雷達(dá)信號(hào)產(chǎn)生的方法與實(shí)現(xiàn),結(jié)合直接數(shù)字合成(DDS)+鎖相環(huán)(PLL)的方式,,采用DDS芯片AD9852和集成鎖相芯片ADF4360-7完成了設(shè)計(jì)所需求的寬帶線性調(diào)頻信號(hào),。詳細(xì)說(shuō)明了該方案設(shè)計(jì)的構(gòu)架,、各單元電路的設(shè)計(jì)與實(shí)現(xiàn)以及各芯片參數(shù)的設(shè)定情況。實(shí)測(cè)結(jié)果表明,,該頻率合成器輸出功率>-4 dBm, 環(huán)路鎖定時(shí)間為 14 μs,,輸出信號(hào)相位噪聲優(yōu)于-90 dBc/Hz@1 kHz,輸出信號(hào)達(dá)到了所需指標(biāo)要求,。
現(xiàn)在下載
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。