基于ARM和NAND Flash的FPGA加載配置在TD-LTE中的實(shí)現(xiàn)
所屬分類:參考設(shè)計(jì)
上傳者:aet
文檔大?。?span>484 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦,?
文檔介紹:提出一種基于ARM和NAND Flash的FPGA加載配置的設(shè)計(jì)。選取Virtex-5系列的XC5VSX95T和ARM11系列的S3C6410處理器作為硬件平臺(tái),研究了利用NAND Flash自啟動(dòng),、以8 bit的SelectMAP模式配置FPGA的流程及實(shí)現(xiàn),。介紹了其配置原理,、軟硬件實(shí)現(xiàn)過(guò)程以及實(shí)現(xiàn)結(jié)果分析,,重點(diǎn)分析了ARM+NAND的控制方法。該方案已在TD-LTE無(wú)線綜合測(cè)試儀表中成功應(yīng)用,,是一套靈活和高效的FPGA配制方法,。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。