FPGA中實(shí)現(xiàn)Bayer模板雙線性插值算法的改進(jìn)
所屬分類:技術(shù)論文
上傳者:aet
文檔大小:482 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦,?
文檔介紹:針對(duì)單板CMOS圖像傳感器采集的Bayer模板的數(shù)據(jù),結(jié)合FPGA硬件結(jié)構(gòu)FIFO_DFF構(gòu)成3×3插值模板,,提出一種改進(jìn)的雙線性插值算法。插值過程中利用當(dāng)前要還原的分量同通道的水平、垂直以及兩個(gè)對(duì)角線方向上的已知分量進(jìn)行邊緣檢測,用梯度小的方向的分量進(jìn)行插值還原缺失的分量,。實(shí)驗(yàn)結(jié)果表明,在FPGA中使用該算法插值得到的圖像色彩準(zhǔn)確,,增強(qiáng)了圖像的邊緣和細(xì)節(jié),,圖像清晰度高。
現(xiàn)在下載
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。