基于FPGA的圓光柵編碼器數(shù)據(jù)采集系統(tǒng)設(shè)計(jì) | |
所屬分類:參考設(shè)計(jì) | |
上傳者:aet | |
文檔大小:508 K | |
標(biāo)簽: FPGA | |
所需積分:0分積分不夠怎么辦,? | |
文檔介紹:介紹了一種基于FPGA的圓光柵編碼器數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,。通過分析圓光柵的實(shí)際工作情況,將系統(tǒng)分為三大模塊,,詳細(xì)闡述了濾波模塊實(shí)現(xiàn)消除高頻信號(hào)干擾,,計(jì)數(shù)模塊實(shí)現(xiàn)四倍頻、辨向與脈沖計(jì)數(shù),,以及數(shù)據(jù)通信模塊實(shí)現(xiàn)跨時(shí)鐘域數(shù)據(jù)傳輸功能的具體方法,。最后通過Modelsim仿真驗(yàn)證了系統(tǒng)設(shè)計(jì)的可行性與可靠性。本系統(tǒng)具有高集成,、可擴(kuò)展,、便于移植的特點(diǎn),可廣泛應(yīng)用于相關(guān)領(lǐng)域,。 | |
現(xiàn)在下載 | |
VIP會(huì)員,,AET專家下載不扣分;重復(fù)下載不扣分,,本人上傳資源不扣分,。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2