基于USB總線的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
所屬分類:參考設(shè)計(jì)
上傳者:aet
文檔大?。?span>486 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦,?
文檔介紹:介紹了以FPGA為控制核心、以USB2.0為數(shù)據(jù)接口的多通道數(shù)據(jù)采集系統(tǒng),通過對(duì)模/數(shù)轉(zhuǎn)換器件(ADS8365)的控制完成4路信號(hào)的采集,。系統(tǒng)包括信號(hào)調(diào)理模塊、模/數(shù)轉(zhuǎn)換模塊,、FPGA控制模塊,、數(shù)據(jù)緩存模塊和USB接口模塊。系統(tǒng)的A/D轉(zhuǎn)換精度為16 bit,,采樣率為27 kHz,,保證了數(shù)據(jù)采集的準(zhǔn)確性和實(shí)時(shí)性。此外,,系統(tǒng)還具有一定容量的FIFO數(shù)據(jù)緩存,,方便與其他系統(tǒng)進(jìn)行數(shù)據(jù)交換。
現(xiàn)在下載
VIP會(huì)員,,AET專家下載不扣分,;重復(fù)下載不扣分,本人上傳資源不扣分,。