基于FPGA和單片機(jī)的守時(shí)系統(tǒng)設(shè)計(jì)
所屬分類:參考設(shè)計(jì)
上傳者:aet
文檔大?。?span>481 K
標(biāo)簽: FPGA
所需積分:0分積分不夠怎么辦,?
文檔介紹:介紹守時(shí)系統(tǒng)的重要作用及其發(fā)展現(xiàn)狀,分析了守時(shí)系統(tǒng)發(fā)展過程中遇到的一些問題,,設(shè)計(jì)了一個(gè)以GPS/北斗信號(hào)作為時(shí)標(biāo)的守時(shí)系統(tǒng),。采用雙恒溫槽的恒溫晶振MV180作為系統(tǒng)的輸入時(shí)鐘,使用單片機(jī)控制DAC7512對(duì)其頻率進(jìn)行調(diào)整,。首先,,系統(tǒng)對(duì)調(diào)整后的本地時(shí)鐘信號(hào)進(jìn)行分頻處理,,再與GPS/北斗接收到的標(biāo)準(zhǔn)秒信號(hào)進(jìn)行比較,通過FPGA和單片機(jī)對(duì)分頻后的信號(hào)進(jìn)行相位的調(diào)整,,最終輸出標(biāo)準(zhǔn)秒脈沖信號(hào),,從而快速獲得高精度的時(shí)間基準(zhǔn),并能在GPS/北斗失鎖后對(duì)該信號(hào)進(jìn)行保持,,實(shí)現(xiàn)時(shí)間同步,。
現(xiàn)在下載
VIP會(huì)員,AET專家下載不扣分,;重復(fù)下載不扣分,,本人上傳資源不扣分。